Atmel Evaluation Kit for AT32uC3A0512, 32-Bit AVR Microcontroller Atmel ATEVK1105 ATEVK1105 Data Sheet

Product codes
ATEVK1105
Page of 826
325
AT32UC3A
After the break condition, the transmitter returns the TXD line to 1 for a minimum of 12 bit times.
Thus, the transmitter ensures that the remote receiver detects correctly the end of break and the
start of the next character. If the timeguard is programmed with a value higher than 12, the TXD
line is held high for the timeguard period. 
After holding the TXD line for this period, the transmitter resumes normal operations.
illustrates the effect of both the Start Break (STTBRK) and Stop Break
(STPBRK) commands on the TXD line. 
Figure 26-26.
Break Transmission
26.7.4.8
Receive Break
The receiver detects a break condition when all data, parity and stop bits are low. This corre-
sponds to detecting a framing error with data at 0x00, but FRAME remains low. 
When the low stop bit is detected, the receiver asserts the RXBRK bit in CSR. This bit may be
cleared by writing the Control Register (CR) with the bit RSTSTA at 1.
An end of receive break is detected by a high level for at least 2/16 of a bit period in asynchro-
nous operating mode or one sample at high level in synchronous operating mode. The end of
break detection also asserts the RXBRK bit.
26.7.4.9
Hardware Handshaking
The USART features a hardware handshaking out-of-band flow control. The RTS and CTS pins
are used to connect with the remote device, as shown in 
Figure 26-27.
Connection with a Remote Device for Hardware Handshaking
D0 D1 D2 D3 D4 D5 D6 D7
TXD
Start
Bit
Parity
Bit
Stop
Bit
Baud Rate
 Clock
Write
US_CR
TXRDY
TXEMPTY
STPBRK = 1
STTBRK = 1 
Break Transmission
End of Break
USART
TXD
CTS
Remote
Device 
RXD
TXD
RXD
RTS
RTS
CTS
32058K
AVR32-01/12