Atmel Evaluation Kit for AT32uC3A0512, 32-Bit AVR Microcontroller Atmel ATEVK1105 ATEVK1105 Data Sheet

Product codes
ATEVK1105
Page of 826
49
AT32UC3A
12.10 GPIO
The GPIO open drain feature (GPIO ODMER register (Open Drain Mode Enable Register)) is
not available for this device.
12.11 Peripheral overview
12.11.1
External Bus Interface
Optimized for Application Memory Space support
Integrates Two External Memory Controllers:
– Static Memory Controller
– SDRAM Controller
Optimized External Bus:
– 16-bit Data Bus 
– 24-bit Address Bus, Up to 16-Mbytes Addressable
– Optimized pin multiplexing to reduce latencies on External Memories
4 SRAM Chip Selects, 1SDRAM Chip Select:
– Static Memory Controller on NCS0
– SDRAM Controller or Static Memory Controller on NCS1
– Static Memory Controller on NCS2
– Static Memory Controller on NCS3
12.11.2
Static Memory Controller
4 Chip Selects Available
64-Mbyte Address Space per Chip Select
8-, 16-bit Data Bus
Word, Halfword, Byte Transfers
Byte Write or Byte Select Lines
Programmable Setup, Pulse And Hold Time for Read Signals per Chip Select
Programmable Setup, Pulse And Hold Time for Write Signals per Chip Select
Programmable Data Float Time per Chip Select
Compliant with LCD Module
External Wait Request
Automatic Switch to Slow Clock Mode 
Asynchronous Read in Page Mode Supported: Page Size Ranges from 4 to 32 Bytes 
12.11.3
SDRAM Controller
Numerous Configurations Supported 
– 2K, 4K, 8K Row Address Memory Parts 
– SDRAM with Two or Four Internal Banks
– SDRAM with 16-bit Data Path
Programming Facilities
– Word, Half-word, Byte Access
– Automatic Page Break When Memory Boundary Has Been Reached
– Multibank Ping-pong Access
– Timing Parameters Specified by Software
– Automatic Refresh Operation, Refresh Rate is Programmable
Energy-saving Capabilities
– Self-refresh, Power-down and Deep Power Modes Supported
32058K
AVR32-01/12