Intel E3815 FH8065301567411 Data Sheet

Product codes
FH8065301567411
Page of 5308
Intel
®
 Atom™ Processor E3800 Product Family
1176
Datasheet
15.8.87
reg_scp_stat_and_ctrl_type (scp_stat_and_ctrl)—Offset 
10000h
Access Method
Default: 000000A0h
31
28
24
20
16
12
8
4
0
0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
un
use
d
_irq
_en
able
_
1
irq_e
n
able_1
Bit 
Range
Default & 
Access
Description
31:1
0h
RW
unused_irq_enable_1: 
Unused
0
0h
RW
irq_enable_1: 
Enable interrupt 1
Type: 
Memory Mapped I/O Register
(Size: 32 bits)
scp_stat_and_ctrl: 
ISPMMADR Type: 
PCI Configuration Register (Size: 32 bits)
ISPMMADR Reference: 
[B:0, D:3, F:0] + 10h
31
28
24
20
16
12
8
4
0
0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 0 1 0 0 0 0 0
u
nus
ed
_stat_and_ctrl
ar
b_
cont
_
d
me
m
_
Ar
b
_
me
m_
w
p
_
sour
ce
1
ar
b_
cont
_
d
me
m
_
Ar
b
_
me
m_
w
p
_
sour
ce
0
arb_p
eri
od_d
me
m_A
rb_me
m_w
p
pre
fetc
h
_e
nable
_
flag
in
va
lidate_
ca
che_flag
slee
ping_ir
q
_mask_flag
ready_ir
q_mask_flag
brok
en_ir
q
_mask_flag
irq_clear_flag
stalling_flag
sl
ee
pin
g
_flag
read
y_flag
br
ok
en
_flag
ru
n_flag
bre
ak_flag
st
art_flag
re
se
t_flag
Bit 
Range
Default & 
Access
Description
31:29
0h
RW
unused_stat_and_ctrl: 
Unused
28:24
0h
RW
arb_cont_dmem_Arb_mem_wp_source1: 
Arbiter contender group bandwidth for 
dmem_Arb_mem_wp_source1