Intel E3815 FH8065301567411 Data Sheet

Product codes
FH8065301567411
Page of 5308
 
Intel
®
 Atom™ Processor E3800 Product Family
Datasheet
1553
15.8.646 reg_inp_sys_csi_receiver_csi1_sync_cnt_type 
(inp_sys_csi_receiver_csi1_sync_cnt)—Offset 8013Ch
Synchronisation count value in terms of MIPI high speed byte clock
Access Method
Default: FFFFFFFFh
15.8.647 reg_inp_sys_csi_receiver_csi1_rx_cnt_type 
(inp_sys_csi_receiver_csi1_rx_cnt)—Offset 80140h
Receive count value in terms of MIPI high speed byte clock
Access Method
Bit 
Range
Default & 
Access
Description
31:16
0h
RW
unused_csi1_raw16_18_data_id: 
Unused
15:14
0h
RO
reserved_1514: 
Reserved
13:8
0h
RW
raw18: 
RAW 18 data ID
7:6
0h
RO
reserved_76: 
Reserved
5:0
0h
RW
raw16: 
RAW 16 data ID
Type: 
Memory Mapped I/O Register
(Size: 32 bits)
inp_sys_csi_receiver_csi1_sync_cnt: 
ISPMMADR Type: 
PCI Configuration Register (Size: 32 bits)
ISPMMADR Reference: 
[B:0, D:3, F:0] + 10h
31
28
24
20
16
12
8
4
0
1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1
sy
nc_c
nt_4lane
sy
nc_c
nt_3lane
sy
nc_c
nt_2lane
sy
nc_c
nt_1lane
Bit 
Range
Default & 
Access
Description
31:24
FFh
RW
sync_cnt_4lane: 
Synchronisation count value for 4 lane
23:16
FFh
RW
sync_cnt_3lane: 
Synchronisation count value for 3 lane
15:8
FFh
RW
sync_cnt_2lane: 
Synchronisation count value for 2 lane
7:0
FFh
RW
sync_cnt_1lane: 
Synchronisation count value for 1 lane