Intel E3815 FH8065301567411 Data Sheet

Product codes
FH8065301567411
Page of 5308
Intel
®
 Atom™ Processor E3800 Product Family
1728
Datasheet
15.8.884 reg_isel_irq_ctrl_reg_irq_edge_type 
(isel_irq_ctrl_reg_irq_edge)—Offset 90200h
Access Method
Default: 00000000h
15.8.885 reg_isel_irq_ctrl_reg_irq_mask_type 
(isel_irq_ctrl_reg_irq_mask)—Offset 90204h
Access Method
Default: 00000000h
Type: 
Memory Mapped I/O Register
(Size: 32 bits)
isel_irq_ctrl_reg_irq_edge: 
ISPMMADR Type: 
PCI Configuration Register (Size: 32 bits)
ISPMMADR Reference: 
[B:0, D:3, F:0] + 10h
31
28
24
20
16
12
8
4
0
0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
unu
se
d_re
g_ir
q_ed
ge
re
g_ir
q_ed
ge
Bit 
Range
Default & 
Access
Description
31:4
0h
RW
unused_reg_irq_edge: 
Unused
3:0
0h
RW
reg_irq_edge: 
indicates for each bit whether an interrupt request should be generated 
on a falling edge (value='0') or a rising edge (value='1').
Type: 
Memory Mapped I/O Register
(Size: 32 bits)
isel_irq_ctrl_reg_irq_mask: 
ISPMMADR Type: 
PCI Configuration Register (Size: 32 bits)
ISPMMADR Reference: 
[B:0, D:3, F:0] + 10h
31
28
24
20
16
12
8
4
0
0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
u
nus
ed
_re
g
_irq_mask
reg
_
irq_mask