Intel E3815 FH8065301567411 Data Sheet

Product codes
FH8065301567411
Page of 5308
Intel
®
 Atom™ Processor E3800 Product Family
1730
Datasheet
Default: 00000000h
15.8.888 reg_isel_irq_ctrl_reg_irq_enable_type 
(isel_irq_ctrl_reg_irq_enable)—Offset 90210h
Access Method
Default: 00000000h
Type: 
Memory Mapped I/O Register
(Size: 32 bits)
isel_irq_ctrl_reg_irq_clear: 
ISPMMADR Type: 
PCI Configuration Register (Size: 32 bits)
ISPMMADR Reference: 
[B:0, D:3, F:0] + 10h
31
28
24
20
16
12
8
4
0
0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
un
used_reg_ir
q
_clear
re
g_ir
q_cle
ar
Bit 
Range
Default & 
Access
Description
31:4
0h
RW
unused_reg_irq_clear: 
Unused
3:0
0h
WO
reg_irq_clear: 
Clears (set to '0') bits in reg_irq_status. When writing a '1' into a bit of 
this register, the corresponding bit in the req_irq_status is cleared. When writing a '0' 
into a bit of this register, the corresponding bit in the req_irq_status is not affected.
Type: 
Memory Mapped I/O Register
(Size: 32 bits)
isel_irq_ctrl_reg_irq_enable: 
ISPMMADR Type: 
PCI Configuration Register (Size: 32 bits)
ISPMMADR Reference: 
[B:0, D:3, F:0] + 10h
31
28
24
20
16
12
8
4
0
0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
unu
se
d_re
g_irq
_
en
able
reg_irq_e
n
able
Bit 
Range
Default & 
Access
Description
31:4
0h
RW
unused_reg_irq_enable: 
Unused
3:0
0h
RW
reg_irq_enable: 
Indicates for each bit whether an interrupt cause as monitored by the 
req_irq_status register also affects the IRQ pin (value='1') or not (value='0')