Intel E3815 FH8065301567411 Data Sheet

Product codes
FH8065301567411
Page of 5308
 
Intel
®
 Atom™ Processor E3800 Product Family
Datasheet
1733
15.8.892 mem_scp_config_ilm_conf_ilm_prg_mem_sl_ip_pmem_prg_me
m_first_type 
(scp_config_ilm_conf_ilm_prg_mem_sl_ip_pmem_prg_mem_fi
rst)—Offset B0000h
Access Method
Default: 0000000000000000h
15.8.893 mem_scp_config_ilm_conf_ilm_prg_mem_sl_ip_pmem_prg_me
m_last_type 
(scp_config_ilm_conf_ilm_prg_mem_sl_ip_pmem_prg_mem_l
ast)—Offset B7FF8h
Access Method
Default: 0000000000000000h
23:0
0h
RW
MMU_page_table_base: 
Defines the physical page number of the page tables
Bit 
Range
Default & 
Access
Description
Type: 
Memory Mapped I/O Register
(Size: 64 bits)
scp_config_ilm_conf_ilm_prg_mem_sl_ip_pmem_prg_me
ISPMMADR Type: 
PCI Configuration Register (Size: 32 bits)
ISPMMADR Reference: 
[B:0, D:3, F:0] + 10h
6
3
6
0
5
6
5
2
4
8
4
4
4
0
3
6
3
2
2
8
2
4
2
0
1
6
1
2
8
4
0
0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
pr
g_m
em_
fi
rst
Bit 
Range
Default & 
Access
Description
63:0
0h
RW
prg_mem_first: 
Read Latency of 1 cycles. Write latency of 0 cycles
Type: 
Memory Mapped I/O Register
(Size: 64 bits)
scp_config_ilm_conf_ilm_prg_mem_sl_ip_pmem_prg_me
m_last: 
ISPMMADR Type: 
PCI Configuration Register (Size: 32 bits)
ISPMMADR Reference: 
[B:0, D:3, F:0] + 10h
6
3
6
0
5
6
5
2
4
8
4
4
4
0
3
6
3
2
2
8
2
4
2
0
1
6
1
2
8
4
0
0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
pr
g_
mem
_
la
st