Intel E3815 FH8065301567411 Data Sheet

Product codes
FH8065301567411
Page of 5308
Intel
®
 Atom™ Processor E3800 Product Family
2204
Datasheet
18.7.31
Port 5 Power Management Status and Control USB2 
(PORTPMSC5USB2)—Offset 4C4h
Access Method
Default: 00000000h
8:5
5h
RW
Port Link State (PLS): 
Note: This register is sticky.
Power Well: 
SUS
4
0b
RW/S
Port Reset (PR): 
Reserved.
Power Well: 
SUS
3
0b
RW
Over-current Active (OCA): 
Note: This register is sticky.
Power Well: 
SUS
2
0b
RO
Rsvd1: 
Reserved.
Power Well: 
Core
1
0b
RW/C
Port Enabled Disabled (PED): 
Note: This register is sticky.
Power Well: 
SUS
0
0b
RW
Current Connect Status (CCS): 
Note: This register is sticky.
Power Well: 
SUS
Bit 
Range
Default & 
Access
Field Name (ID): Description
Type: 
Memory Mapped I/O Register
(Size: 32 bits)
Offset: 
MBAR Type: 
PCI Configuration Register (Size: 64 bits)
MBAR Reference: 
[B:0, D:20, F:0] + 10h
31
28
24
20
16
12
8
4
0
0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
PT
C
Rs
vd1
HL
E
L1
D
S
HIRD
RWE
L1S
Bit 
Range
Default & 
Access
Field Name (ID): Description
31:28
0h
RW
Port Test Control (PTC): 
Note: This register is sticky.
Power Well: 
SUS
27:17
000h
RO
Rsvd1: 
Reserved.
Power Well: 
Core
16
0b
RO
Hardware LPM Enable (HLE): 
Reserved.
Power Well: 
SUS
15:8
00h
RW
L1 Device Slot (L1DS): 
Note: This register is sticky.
Power Well: 
SUS