Intel E3815 FH8065301567411 Data Sheet

Product codes
FH8065301567411
Page of 5308
 
Intel
®
 Atom™ Processor E3800 Product Family
Datasheet
2265
Access Method
Default: 00000000h
18.7.125 Door Bell 30 (DOORBELL30)—Offset 3074h
Door Bell registers are an array of 64 registers, with 0 to 32 being used by the XHC and 
the rest being reserved. Refer to the xHCI for USB specification for more information.
Access Method
Default: 00000000h
Type: 
Memory Mapped I/O Register
(Size: 32 bits)
Offset: 
MBAR Type: 
PCI Configuration Register (Size: 64 bits)
MBAR Reference: 
[B:0, D:20, F:0] + 10h
31
28
24
20
16
12
8
4
0
0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
DBS
ID
Rsv
d
1
DB
T
Bit 
Range
Default & 
Access
Field Name (ID): Description
31:16
0000h
RW
DB Stream ID (DBSID): 
Refer to field descriptions for the DOORBELL1 register.
Power Well: 
Core
15:8
00h
RO
Rsvd1: 
Reserved.
Power Well: 
Core
7:0
00h
RW
DB Target (DBT): 
Refer to field descriptions for the DOORBELL1 register.
Power Well: 
Core
Type: 
Memory Mapped I/O Register
(Size: 32 bits)
Offset: 
MBAR Type: 
PCI Configuration Register (Size: 64 bits)
MBAR Reference: 
[B:0, D:20, F:0] + 10h
31
28
24
20
16
12
8
4
0
0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
DBSID
Rsvd
1
DB
T
Bit 
Range
Default & 
Access
Field Name (ID): Description
31:16
0000h
RW
DB Stream ID (DBSID): 
Refer to field descriptions for the DOORBELL1 register.
Power Well: 
Core
15:8
00h
RO
Rsvd1: 
Reserved.
Power Well: 
Core