Intel E3815 FH8065301567411 Data Sheet

Product codes
FH8065301567411
Page of 5308
 
Intel
®
 Atom™ Processor E3800 Product Family
Datasheet
2277
Default: 00000000h
18.7.141 XECP_CMDM_STS3—Offset 804Ch
Access Method
Default: 00000000h
18.7.142 XECP_CMDM_STS4—Offset 8050h
Access Method
Type: 
Memory Mapped I/O Register
(Size: 32 bits)
Offset: 
MBAR Type: 
PCI Configuration Register (Size: 64 bits)
MBAR Reference: 
[B:0, D:20, F:0] + 10h
31
28
24
20
16
12
8
4
0
0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
Rs
vd0
ER
S
T
Bit 
Range
Default & 
Access
Field Name (ID): Description
31:5
0000000h
RO
Rsvd0: 
Reserved.
Power Well: 
Core
4:0
00h
RO
Event Ring Segment Table (ERST): 
count low
Power Well: 
Core
Type: 
Memory Mapped I/O Register
(Size: 32 bits)
Offset: 
MBAR Type: 
PCI Configuration Register (Size: 64 bits)
MBAR Reference: 
[B:0, D:20, F:0] + 10h
31
28
24
20
16
12
8
4
0
0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
Rsvd0
ER
S
T
Bit 
Range
Default & 
Access
Field Name (ID): Description
31:16
0000h
RO
Rsvd0: 
Reserved.
Power Well: 
Core
15:0
0000h
RO
Event Ring Segment Table (ERST): 
count high
Power Well: 
Core
Type: 
Memory Mapped I/O Register
(Size: 32 bits)
Offset: 
MBAR Type: 
PCI Configuration Register (Size: 64 bits)
MBAR Reference: 
[B:0, D:20, F:0] + 10h