Intel E3815 FH8065301567411 Data Sheet

Product codes
FH8065301567411
Page of 5308
 
Intel
®
 Atom™ Processor E3800 Product Family
Datasheet
2287
18.7.152 High Speed TT Bandwidth Overload (HOST_BW_OV_HS_REG)—
Offset 80C8h
Access Method
Default: 0001A01Fh
31
28
24
20
16
12
8
4
0
0 0 0 0 0 0 0 0 0 1 0 0 1 0 1 0 0 1 0 0 0 0 0 0 0 0 0 0 1 0 0 0
RSVD
MAX_T
T
_
B
W
A
PP_O
V
RH_SSBW
Bit 
Range
Default & 
Access
Field Name (ID): Description
31:24
00h
RO
RESERVED (RSVD): 
Reserved.
Power Well: 
Core
23:12
4A4h
RW
Max. TT BW Allowed (MAX_TT_BWA): 
see white paper
Power Well: 
Core
11:0
008h
RW
Per Packet Overhead SS BW (PP_OVRH_SSBW): 
BW calculation: Overhead per 
packet for SS BW calculations. see white paper.
Power Well: 
Core
Type: 
Memory Mapped I/O Register
(Size: 32 bits)
Offset: 
MBAR Type: 
PCI Configuration Register (Size: 64 bits)
MBAR Reference: 
[B:0, D:20, F:0] + 10h
31
28
24
20
16
12
8
4
0
0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 1 0 1 0 0 0 0 0 0 0 0 1 1 1 1 1
R
SVD
PP
_
O
V
R
H_
H
S
TT
B
W
PP_O
V
RH_H
S
B
W
Bit 
Range
Default & 
Access
Field Name (ID): Description
31:24
00h
RO
RESERVED (RSVD): 
Reserved.
Power Well: 
Core
23:12
01Ah
RW
Per Packet Overhead HS-TT BW (PP_OVRH_HSTTBW): 
BW calculation: Overhead 
per packet for HS-TT BW calculations. see white paper.
Power Well: 
Core