Intel E3815 FH8065301567411 Data Sheet

Product codes
FH8065301567411
Page of 5308
 
Intel
®
 Atom™ Processor E3800 Product Family
Datasheet
2311
18.7.175 AUX Power Management Control (AUX_CTRL_REG2)—Offset 
8154h
Access Method
Default: 01390206h
4:0
00h
RW
Slot Select (SLOT_SEL): 
Reads will return: BELT Value (BELTV) [4:0]: Value of 
selected BELT is return in this field Writes will control : Slot Select (): Used to select the 
BELT for a given Slot # when the BELT Select is programmed to select the Slot-ID (this 
field is zero based)
Power Well: 
Core
Bit 
Range
Default & 
Access
Field Name (ID): Description
Type: 
Memory Mapped I/O Register
(Size: 32 bits)
Offset: 
MBAR Type: 
PCI Configuration Register (Size: 64 bits)
MBAR Reference: 
[B:0, D:20, F:0] + 10h
31
28
24
20
16
12
8
4
0
0 0 0 0 0 0 0 1 0 0 1 1 1 0 0 1 0 0 0 0 0 0 1 0 0 0 0 0 0 1 1 0
RSV
D
0
RSVD
EN_L1_EX
IT_NO
TIF_PC
IE
D
IS
_
PLC_O
N
_D
ISC
O
N
N
EC
T
TR
E
A
T_
ID
LE
_
A
S
_
TS2
_
IN
_
LTSSM
_
W
A
IT_
4
_
TS2
DIS_P2_OVERWRITE
_
D
U
E
2_D3HO
T
ENABLE
_AU
TO_U
3_E
NTR
Y
_FROM
_
U2_U3
DIS
_
LINKDOWN_RST
_DURING_L
O
W
_
POWE
R
E
N
_E
XIT_DE
EP_SLEE
P_IF_
PCIE_IN_P0
U
2_EX
IT_LFPS_TIMER_V
AL
U
E
E
N
_E
XIT_DE
EP_SLE
EP_ON_USB_POR
T
_W
AK
EUP
P3_ENTR
Y
_TIMEOU
T
E
N
_U2_P3
FINE_DM_SE
L
EN_LP_CORE_CG
D
IS
_
U3_P
OR
T
_
SC
E
DEB_MODE
_SE
L
EN_A
W
A
K_NIDLE
E
N
_
PMC_P
1_E
XIT_P2
EN_
PP_CLK_IS
OL
E
N
_P
2
O
V
R
P1
_A
D
E
T
Bit 
Range
Default & 
Access
Field Name (ID): Description
31:28
0h
RW
RESERVED0 (RSVD0): 
Reserved.
Power Well: 
SUS
27:25
0h
RW
RESERVED (RSVD): 
Reserved.
Power Well: 
SUS