Intel E3815 FH8065301567411 Data Sheet

Product codes
FH8065301567411
Page of 5308
 
Intel
®
 Atom™ Processor E3800 Product Family
Datasheet
2425
18.9.23 Debug Port Config Register (DP_CFG)—Offset B0h
Access Method
Default: 00007F01h
Type: 
Memory Mapped I/O Register
(Size: 32 bits)
Offset: 
MBAR Type: 
PCI Configuration Register (Size: 32 bits)
MBAR Reference: 
[B:0, D:29, F:0] + 10h
31
28
24
20
16
12
8
4
0
0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 0 0 0 0 0 0 0 1
RSVD
USB
_
ADDR
_CNF
_0
RSVD
USB
_
E
N
DP
T_CNF
_
0
Bit 
Range
Default 
& Access
Field Name (ID): Description
31:15
000000000
00000000b
RO
Reserved (RSVD): Reserved.
14:8
7fh
RW
USB_ADDRESS_CNF (USB_ADDR_CNF_0): 7-bit field that identifies the 
USB device address used by the controller for all Token PID generation. This 
is a R/W field that is set to 7Fh after reset
Power Well: Core
7:4
0000b
RO
Reserved (RSVD): Reserved.
3:0
01h
RW
USB_ENDPOINT_CNF (USB_ENDPT_CNF_0): This 4-bit field identifies 
the endpoint used by the controller for all Token PID generation. This is a R/
W field that is set to 01h after reset.
Power Well: Core