Intel E3815 FH8065301567411 Data Sheet

Product codes
FH8065301567411
Page of 5308
 
Intel
®
 Atom™ Processor E3800 Product Family
Datasheet
373
Default: 00000000h
13.6.25
TELT—Offset 85h
Thermal Enforcement Limits for Thermal Trips
Access Method
Default: 00000000h
31
28
24
20
16
12
8
4
0
0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
R1
_WR_MA
SK
R1_RD_MASK
R0
_WR_MA
SK
R0_RD_MASK
Bit 
Range
Default & 
Access
Field Name (ID): Description
31:24
0h
RW
R1_WR_MASK: 
Rank 1 Write Mask: Mask writes to Rank1
23:16
0h
RW
R1_RD_MASK: 
Rank 1 Read Mask: Mask reads to Rank1
15:8
0h
RW
R0_WR_MASK: 
Rank 0 Write Mask: Mask writes to Rank0
7:0
0h
RW
R0_RD_MASK: 
Rank 0 Read Mask: Mask reads to Rank0
Type: 
Message Bus Register
(Size: 32 bits)
Offset: 
Op Codes:
h - Read, h - Write
31
28
24
20
16
12
8
4
0
0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
R1_WR_MASK
R1_RD_MASK
R0_WR_MASK
R0_RD_MASK
Bit 
Range
Default & 
Access
Field Name (ID): Description
31:24
0h
RW
R1_WR_MASK: 
Rank 1 Write Mask: Mask writes to Rank1
23:16
0h
RW
R1_RD_MASK: 
Rank 1 Read Mask: Mask reads to Rank1
15:8
0h
RW
R0_WR_MASK: 
Rank 0 Write Mask: Mask writes to Rank0
7:0
0h
RW
R0_RD_MASK: 
Rank 0 Read Mask: Mask reads to Rank0