Intel E3815 FH8065301567411 Data Sheet

Product codes
FH8065301567411
Page of 5308
 
Intel
®
 Atom™ Processor E3800 Product Family
Datasheet
505
14.10.43 DPALETTE_A—Offset A000h
Pipe A Display Palette
Access Method
Default: 00000000h
31
28
24
20
16
12
8
4
0
0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 0 1 0 0 0 0 0
RE
S
E
R
V
E
D
_
C
M
BUS
_
CD
CLK
_
FREQ
UE
NCY
_
CD
FRE
Q
Bit 
Range
Default & 
Access
Field Name (ID): Description
31:10
0b
RW
RESERVED_: 
Reserved.
9:0
001010000
0b
RW
CMBUS_CDCLK_FREQUENCY_CDFREQ: 
Programmng note: bit[9:2] should be 
programmed to the number of cdclk that generates 4MHz reference clock freq which is 
used to generate GMBus clock. This will vary with the cdclk freq. 
Programming note: For hot plug detect on exact 100ms as long pulse, driver shall 
program [9:0] = cdclk_1.01 
Type: 
Memory Mapped I/O Register
(Size: 32 bits)
Offset: 
GTTMMADR_LSB Type: 
PCI Configuration Register (Size: 32 
bits)
GTTMMADR_LSB Reference: 
[B:0, D:2, F:0] + 10h
31
28
24
20
16
12
8
4
0
0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
RE
SER
V
ED
P
IPE_A_RED_P
ALE
TTE_E
NTR
Y
PIP
E
_A_GREEN_P
ALE
TTE_E
NTR
Y
PIP
E
_A_BLUE_P
A
LE
TT
E_E
N
TR
Y