Intel E3815 FH8065301567411 Data Sheet

Product codes
FH8065301567411
Page of 5308
Intel
®
 Atom™ Processor E3800 Product Family
782
Datasheet
Default: 00000000h
14.11.120 DPB_AUX_CH_DATA4—Offset 64120h
Display Port B AUX Data Register 4 [DevCTG, DevCDV] AuxB Data4 (dprrega_b0.v 
auxb_dpr_data4, ql_auxb_d4)
Access Method
Default: 00000000h
Type: 
Memory Mapped I/O Register
(Size: 32 bits)
Offset: 
GTTMMADR_LSB Type: 
PCI Configuration Register (Size: 32 
bits)
GTTMMADR_LSB Reference: 
[B:0, D:2, F:0] + 10h
31
28
24
20
16
12
8
4
0
0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
AUX_CH_DA
TA3_31
Bit 
Range
Default & 
Access
Field Name (ID): Description
31:0
0b
RW
AUX_CH_DATA3_31: 
0]: 
The third Dword of the message. The Msbyte is transmitted first. Only used if the 
message size is greater than 8. Reads will give the response data after transaction 
complete.
Type: 
Memory Mapped I/O Register
(Size: 32 bits)
Offset: 
GTTMMADR_LSB Type: 
PCI Configuration Register (Size: 32 
bits)
GTTMMADR_LSB Reference: 
[B:0, D:2, F:0] + 10h
31
28
24
20
16
12
8
4
0
0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
AUX_C
H
_DA
TA4_3
1
Bit 
Range
Default & 
Access
Field Name (ID): Description
31:0
0b
RW
AUX_CH_DATA4_31: 
0]: 
The fourth Dword of the message. The Msbyte is transmitted first. Only used if the 
message size is greater than 12. Reads will give the response data after transaction 
complete.