Texas Instruments TMS320DM357 Benutzerhandbuch

Seite von 144
4.73 Transmit and Receive FIFO Register for Endpoint 0 (FIFO0)
Registers
www.ti.com
The Transmit and Receive FIFO Register for Endpoint 0 (FIFO0) is shown in
and described in
.
Figure 88. Transmit and Receive FIFO Register for Endpoint 0 (FIFO0)
31
0
DATA
R/W-0
LEGEND: R/W = Read/Write; -= value after reset
Table 89. Transmit and Receive FIFO Register for Endpoint 0 (FIFO0) Field Descriptions
Bit
Field
Value
Description
31-0
DATA
0-FFFF FFFFh
Writing to these addresses loads data into the Transmit FIFO for the corresponding endpoint.
Reading from these addresses unloads data from the Receive FIFO for the corresponding
endpoint.
Universal Serial Bus (USB) Controller
134
SPRUGH3 – November 2008