Super Talent Technology 2GB DDR3-1333 W1333UA2GV Benutzerhandbuch

Produktcode
W1333UA2GV
Seite von 9
 
 
 
240-Pin Unbuffered DIMM                                                            DDR3 SDRAM 
 
 
 
 http://www.supertalent.com/oem                            
                            Products and Specifications discussed herein are subject to change without notice 
 
                                  
3                                           
© 2006 Super Talent Tech., Corporation.
 
5.0  DIMM Pin Configurations (Front side/Back side) 
 
Pin    Front 
Pin    Back 
Pin    Front 
Pin     
Back 
Pin    Front 
Pin    Back 
1        V
REF
DQ 121 Vss 
41 Vss 
161 
DM8/DQS17_P 
81 DQ32  201 
DQ37 
2 Vss 
122 
DQ4 
42 
NC 
162  DQS17_N 
82 DQ33  202 
Vss 
3 DQ0  123 
DQ5 
43 
NC 
163  Vss 
83 Vss 
203 
DM4/DQS13_P 
4 DQ1  124 
Vss 
44 
Vss 
164  NC 
84 
DQS4_N 
204 
DQS13_N 
5 Vss 
125 
DM0/DQS9_P 
45 NC 
165 
NC 
85 DQS4_P 
205 Vss 
DQS0_N 
126 
NC/DQS9_N 
46 NC 
166 
Vss 
86 Vss 
206 DQ38 
DQS0_P 
127 Vss 
47  Vss 
167 
NC/TEST 
87  DQ34 
207 DQ39 
Vss 
128 DQ6 
48  NC 
168 
RESET_N 
88  DQ35 
208 Vss 
DQ2 
129 DQ7 
KEY 
89  Vss 
209 DQ44 
10 DQ3 
130 Vss 
49 NC 
169 
CKE1 
90 DQ40  210 DQ45 
11 Vss 
131 DQ12 
50 CKE0 
170 
V
DD
91 DQ41  211 
Vss 
12 DQ8 
132 DQ13 
51 V
DD
171 A15 
92 
Vss  212 
DM5/DQS14_P 
13 DQ9 
133 Vss 
52 BA2 
172 
A14 
93 DQS5_N 
213 
DQS14_N 
14 Vss 
134 DM1/DQS10_P 
53 NC/Err-Out 173 
V
DD
94 
DQS5_P 
214 Vss 
15 
DQS1_N 
135 
DQS10_N 
54 V
DD
174 A12 
95 
Vss  215 
DQ46 
16 
DQS2_P 
136 Vss 
55  A11 
175 
A9 
96  DQ42 
216 DQ47 
17 Vss 
137 DQ14 
56 A7 
176 
V
DD
97 DQ43  217 
Vss 
18 DQ10  138 DQ15 
57 V
DD
177 A8 
98 
Vss  218 
DQ52 
19 DQ11  139 Vss 
58 A5 
178 
A6 
99 DQ48  219 DQ53 
20 Vss 
140 DQ20 
59 A4 
179 
V
DD
100 DQ49 
220 Vss 
21 DQ16  141 DQ21 
60 V
DD
180 A3 
101 
VSS  221 
DM6_DQS15_P 
22 DQ17  142 Vss 
61 A2 
181 
A1 
102 DQS6_N 
222 
DQS15_N 
23 Vss 
143 DQS11_P 
62 V
DD
182 V
DD
103 
DQS6_P 
223 Vss 
24 
DQS2_N 
144 
DQS11_N 
63 
CK1_P/NC 
183 V
DD
104 Vss 
224 DQ54 
25 
DQS2_P 
145 Vss 
64  CK1_N/NC 
184 
CK0_P 
105 DQ50 
225 DQ55 
26 Vss 
146 DQ22 
65 V
DD
185 
CK0_N 
106 DQ51 
226 Vss 
27 DQ18  147 DQ23 
66 V
DD
186 
VDD 
107 Vss 
227 DQ60 
28 DQ19  148 Vss 
67 V
REF
CA 
187 
NC/EVENT 
108 DQ56 
228 DQ61 
29  Vss 
149 DQ28 
68  NC, 
Par_In  188 
A0 
109 DQ57 
229 Vss 
30 DQ24  150 DQ29 
69 V
DD
189 V
DD
110 Vss 
230 DM7/DQS16_P 
31 DQ25  151 Vss 
70 A10/AP 
190 
BA1 
111 DQS7_N 
231 
DQS16_N 
32 Vss 
152 DM3/DQS12_P 
71 BA0 
191 
VDD 
112 DQS7_P 
232 Vss 
33 
DQ3_N 
153 
DQS12_N 
72 V
DD
192 
RAS_N 
113 Vss 
233 DQ62 
34 
DQ3_P 
154 Vss 
73  WE 
193 
S0_N 
114 DQ58 
234 DQ63 
35  Vss 
155 DQ30 
74  CAS 
194 
VDD 
115 DQ59 
235 Vss 
36 DQ26  156 DQ31 
75 V
DD
195 
ODT0 
116 Vss 
236 V
DD
SPD 
37  DQ27 
157 Vss 
76  S1 
196 
A13 
117 SA0 
237 SA1 
38 Vss 
158 NC 
77 ODT1 
197 
V
DD
118 SCL 
238 SDA 
39 NC 
159 NC 
78 V
DD
198 
NC 
119 SA2 
239 Vss 
40 NC 
160 Vss 
79 S2/NC 
199 
Vss 
120 V
TT
240 V
TT
  
  
80 
Vss 
200 DQ36 
  
  
1. 
NC = No Connect, RFU = Reserved for Future Use 
2. 
Par_in and Err_out pins are intended for register control functions.