Texas Instruments DEM-OPA-SO-2C Demonstration Fixture DEM-OPA-SO-2C DEM-OPA-SO-2C Datenbogen

Produktcode
DEM-OPA-SO-2C
Seite von 5
www.ti.com
4
Board Layout
5
Measurement Tips
Board Layout
This demonstration fixture is a four-layer PCB (see Figure 3). The top layer has power traces and signal
traces. The bottom layer has signal traces only. Both inner layers have ground planes to have impedance
matching with signal traces on top and bottom layers. The ground plane has been opened up around op
amp pins sensitive to capacitive loading. Power-supply traces are laid out to keep current loop areas to a
minimum. Mount the SMA (or SMB) vertically. The location and type of capacitors used for power-supply
bypassing are crucial for high-frequency amplifiers. The tantalum capacitors, C
4
and C
5
, do not need to be
as close to pins 4 and 8 on the PCB and may be shared with other amplifiers. See the individual op amp
data sheet for more information on component selection.
This demonstration fixture, with the component values shown, is designed to operate in a 50
Ω
environment; most data sheet plots are obtained under these conditions. It is easy to change the
component values for different input and output impedance levels. However, do not use high-impedance
probes; they represent a heavy capacitive load to the op amp, and will alter the amplifier response.
Instead, use low-impedance (
500
Ω
) probes with adequate bandwidth. The probe input capacitance and
resistance set an upper limit on the measurement bandwidth. If a high-impedance probe must be used,
place a 100
Ω
resistor on the probe tip to isolate its capacitance from the circuit.
SBOU029A – December 2004 – Revised May 2006
DEM-OPA-SO-2C Demonstration Fixture
3