Texas Instruments TPS65820 Evaluation Module TPS65820EVM TPS65820EVM Datenbogen

Produktcode
TPS65820EVM
Seite von 99
DYNAMIC TIMER FUNCTION
1
2
1
2
TIMERINTERNAL
CLOCKPERIOD
MUL
TIPLICA
TIONF
ACT
OR
V(SET 1)
V(ISET 1)
V(SET)
V(PRECHG)
,
CHARGE AND SYSTEM POWER MANAGEMENT — I
2
C REGISTERS
www.ti.com
..............................................................................................................................................................
SLVS663B – MAY 2006 – REVISED APRIL 2008
The charge and precharge safety timers are programmed by the user to detect a fault condition if the charge
cycle duration exceeds the total time expected under normal conditions. The expected total charge time is
usually calculated based on the fast charge current rate.
When the thermal loop or the DPPM loops are activated the charge current is reduced, and a false safety timer
fault can be observed if this mode of operation is active for a long periods. To avoid this undesirable fault
condition the TPS65820 activates the dynamic timer function when the DPPM and thermal loops are active. The
dynamic timer function slows down the safety timers clock, effectively adding an extra time to the programmed
timeout value as follows:
1. If the battery voltage is below the battery depleted threshold: the precharge timer value is modified while the
thermal loop or the DPPM loop are active
2. If the battery voltage is above the precharge threshold: the safety timer value is modified if the DPPM or the
thermal loop are active AND the battery voltage is below the recharge threshold.
The TPS65820 dynamic timer function circuit monitors the voltage at pin ISET1 during precharge and fast
charge. When the charger is regulating the charge current, the voltage at pin ISET1 is regulated by the control
loops to either V
SET
or V
PRECHG
. If the thermal loop or DPPM loops are active, the voltage at pin ISET1 is lower
than V
SET
or V
PRECHG
, and the dynamic timer control circuit changes the safety timers clock period based on the
V
SET
/V
(ISET1)
ratio (fast charge) or V
PRECHG
/V
(ISET1)
ratio (precharge).
The maximum clock period is internally limited to twice the value of the programmed clock period, which is
defined by the resistor connected to TMR pin, as shown in the following figure:
Figure 38. Safety Timer Internal Clock Slowdown
The effective charge safety timer value can then be expressed as follows:
Effective precharge timeout = t
(PRECHG)
+ t
(PCHGADD)
Effective charge safety timeout = t
(CHG)
+ t
(CHGADD)
where the added timeout values, t
(PCHGADD)
, t
(CHGADD),
are equal to the sum of all time periods when either the
thermal loop or DPPM loop were active. The maximum added timeout value is internally limited to 2
×
t
(CHG)
or 2
×
t
(PRECHG)
.
The I
2
C registers that control charger and power path related functions are shown below. The HEX address for
each register is shown by the register name, together with the R or W functionality for the register bits. Shaded
values indicate default initial power-up values. Note that the CHG_STAT register contents are valid only when
either AC or USB power are applied to the TPS65820. The output of linear regulator LDO_PM can be used as an
indicator of external input power detection; if LDO_PM is in regulation the CHG_STAT register contents are valid.
Copyright © 2006–2008, Texas Instruments Incorporated
53
Product Folder Link(s):