Texas Instruments THS7375EVM Evaluation Module THS7375EVM THS7375EVM Datenbogen

Produktcode
THS7375EVM
Seite von 39
Level
Shift
Internal
Circuitry
+3.3 V
+3.3 V
800 kW
R
PU
Input
Pin
Input
C
0.1 F
m
IN
V
= V
DC
S
800 kW
800 k
+ R
W
PU
www.ti.com
SBOS449A – SEPTEMBER 2008 – REVISED JANUARY 2011
To ensure proper stability of the ac STC control loop,
(1.6 V – 320 mV)/5.6 = 0.228 V. Thus, the pull-up
the source impedance must be less than 1 k
Ω
with
resistor calculates to approximately 10.8 M
Ω
. If the
the input capacitor in place. Otherwise, there is a
output dc-bias point is desired to be 1.6 V with a 5-V
possibility for the control loop to ring; this ringing may
power supply, then the value calculates to be
appear on the THS7375 output. Because most DACs
approximately 16.7 M
Ω
.
or encoders use resistors to establish the voltage,
Keep in mind that the internal 800-k
Ω
resistor has a
which are typically less than 500
Ω
, meeting the less
±20% variance. As such, the calculations should take
than 1-k
Ω
requirement is easily done. However, if the
this variance into account. For the 0.228-V input bias
source impedance looking from the THS7375 input
voltage example above using an ideal 10.8-M
Ω
perspective is very high, simply adding a 1-k
Ω
resistor, the input dc bias voltage is about 0.228 V
resistor to GND ensures proper operation of the
(±0.045 V) which translates to an output bias voltage
THS7375.
of about 1.6 V (±0.25 V).
INPUT MODE OF OPERATION: AC BIAS
If desired, an external resistor can be placed in
parallel
with
the
internal
800-k
Ω
resistor.
This
Sync-tip clamps are ideal for signals that have
external resistor may be required if the pull-up
horizontal and/or vertical syncs associated with them.
resistor calculates to a value higher than desired.
However, some video signals do not have a sync
There are no consequences of this configuration
embedded within the signal. If ac-coupling of these
other than decreasing the effective input impedance
signals is desired, then a dc bias is required to
of the THS7375 system.
properly set the dc operating point within the
THS7375. This function is easily accomplished with
The value of the output bias voltage is very flexible
the THS7375 by simply adding an external pull-up
and is left to each individual design. It is important to
resistor to the positive power supply, as shown in
ensure that the signal does not clip or saturate the
.
video signal. Thus, it is recommended to ensure the
output bias voltage is between 0.9 V and (V
S+
– 1 V).
For 100% color saturated CVBS or signals with
Macrovision, the CVBS signal can reach up to 1.23
V
PP
at the input, or 2.46 V
PP
at the output of the
THS7375. In contrast, other signals are typically 1
V
PP
or 0.7 V
PP
at the input which translate to an
output voltage of 2 V
PP
or 1.4 V
PP
, respectively. The
output bias voltage must account for a worst-case
situation depending on the signals involved.
One other issue that must be taken into account is
the dc-bias point as a function of the power supply.
As such, there is an impact on the system PSRR. To
help reduce this impact, the input capacitor combines
with the pull-up resistance to function as a low-pass
Figure 51. AC-Bias Input Mode Circuit
filter. Additionally, the time to charge the capacitor to
Configuration
the final dc bias point is also a function of the pull-up
resistor and the input capacitor. Lastly, the input
The dc voltage that appears at the input pin is equal
capacitor forms a high-pass filter with the parallel
to
:
impedance of the pull-up resistor and the 800-k
Ω
resistor. In general, it is good to have this high-pass
filter at approximately 3-Hz to minimize any potential
(1)
droop on a P’
B
, P’
R
, or non-sync B’ or R’ signal. A
0.1-
m
F input capacitor with a 10.8-M
Ω
pull-up resistor
The THS7375 allowable input range is approximately
equates to a 2.1-Hz high-pass corner frequency.
(V
S+
– 1.5 V), which allows for a very wide input
voltage range but is limited by the allowable output
This mode of operation is recommended for use with
voltage range and the internal gain. As such, the
chroma (C’), P’
B
, P’
R
, U’, V’, and non-sync R'G'B’
input dc bias point is very flexible; the output dc bias
signals. This method can also be used with signals
point is the primary factor. For example, if the output
with sync, if desired. The benefit of using the STC
dc bias point is desired to be 1.6 V on a 3.3-V supply,
function is that it maintains a constant back-porch
then the input dc bias point is recommended to be
voltage as opposed to a back-porch voltage that
Copyright © 2008–2011, Texas Instruments Incorporated
23
Product Folder Link(s):