Texas Instruments DAC8164EVM Evaluation Module DAC8164EVM DAC8164EVM Datenbogen

Produktcode
DAC8164EVM
Seite von 19
3.4.4
Capacitive Load Drive
3.5
Jumper Setting
www.ti.com
EVM Operation
Table 6. Bipolar Output Operation Jumper Settings (continued)
Reference
Jumper
Function
Setting
JMP16
1-2
Connects the output terminal of the operational amplifier, U2, to J4A-5 for monitoring the voltage
output.
Another output configuration option is to drive a wide range of capacitive load requirement. However, all
operational amplifiers under certain conditions may become unstable depending on the operational
amplifier configuration, gain, and load value. These are just a few factors that can affect operational
amplifiers stability performance and must be considered when implementing.
In unity gain, the OPA627 operational amplifier, U2, performs well with large capacitive loads. Increasing
the gain enhances the amplifier’s ability to drive even more capacitance, and by adding a load resistor,
even improves the capacitive load drive capability.
shows the jumper setting configuration for a capacitive load drive.
Table 7. Capacitive Load Drive Output Jumper Settings
Reference
Jumper
Function
Setting
JMP15
1-2
Connects DAC output (V
OUT
A) to the noninverting input of the output operational amplifier, U2.
2-3
Connects DAC output (V
OUT
B) to the noninverting input of the output operational amplifier, U2.
JMP5
OPEN
Connects V
REF
H to the inverting input of the operational amplifier, U2.
JMP10
1-2
Supplies power, V
SS
, to the negative rail of operational amplifier, U2, for wider range of operation.
JMP6
CLOSE
Connects the negative input of the operational amplifier, U2, to the gain resistor, R9.
JMP16
1-2
Connects the output terminal of the operational amplifier, U2, to J4A-5 for monitoring the voltage
output.
shows the function of each specific jumper setting of the EVM.
Table 8. Jumper Setting Function
Reference
Jumper
Function
Setting
JMP1
Connects ENABLE to IOVDD and allows the host controller to enable the DUT via J2A-8
Connects ENABLE to DGND and enables the DUT permanently.
JMP2
Connects LDAC to IOV
DD
and allows the host controller to update the DAC output using hardware
LDAC pin via J2A-2.
Connects LDAC to DGND and allows the DAC output to be updated by software LDAC.
JMP3
Connects A1 (for DAC8164EVM) to IOV
DD
and sets the address pin, A1 of the DAC8164EVM to
high (A1 = 1). Also allows the host controller to control A1 pin via J2A-14.
Connects RSTSEL (for DAC8165EVM) to IOV
DD
and sets the DAC8165 to reset to mid-scale. Also
allows the host controller to control the RSTSEL pin of the DUT via J2A-14.
Connects A1 (for DAC8164EVM) to DGND and sets the address pin, A1 of the DAC8164EVM to low
(A1 = 0).
Connects RSTSEL (for DAC8165EVM) to DGND and sets the DAC8165 to reset to minimum scale.
SLAU256 – August 2008
DAC8164/65 Evaluation Module
13