Texas Instruments BUF22821 Evaluation board BUF22821EVM-USB BUF22821EVM-USB Datenbogen

Produktcode
BUF22821EVM-USB
Seite von 34
BUF22821EVM-USB Features
4.2
JMP2: I
2
C SCL Control Setting
Jumper JMP2 selects where the BUF22821 I
2
C SCL pin is connected. If JMP2 is set to the INT position,
the I
2
C clock signal is generated from the I2C_SCK_ISO signal from the USB_DIG_Platform.
When JMP2 is set in the EXT position, an external source connected to SCL pin of terminal T5 can be
used to provide the I
2
C SCK signal to the BUF22821.
4.3
JMP3: I
2
C SDA Control Setting
Jumper JMP3 selects where the BUF22821 I2C SDA pin is connected. If JMP3 is set to the INT position,
the I
2
C data signal is generated from the I2C_SDA_ISO signal from the USB_DIG_Platform.
When JMP3 is set in the EXT position, an external source connected to SDA pin of terminal T5 can be
used to provide the I
2
C SDA signal for the BUF22821.
4.4
JMP4: BKSEL Control Setting
Jumper JMP4 determines how the OTP memory bank selection is controlled. There are two settings for
JMP4: position INT and position EXT. Position INT specifies that control of the BKSEL pin is handled on
the BUF22821 Test Board. For this jumper setting, the BKSEL switch controls whether the Bank0 or
Bank1 OTP is selected (as shown in
When JMP4 is set to the EXT position, an external control signal connected to terminal T3 determines the
selection of which OTP bank to be used.
Figure 10. BKSEL Switch
4.5
JMP5: I
2
C Address Hardware Setting
Jumper JMP5 sets the hardware configuration for the A0 I
2
C address pin on the BUF22821. Using JMP5,
the A0 address can be set to either a logic '1' or a logic '0' to allow for two unique I
2
C addresses. See
on how to configure the BUF22821EVM-USB software to match the JMP5 hardware setting.
13
SBOU117
September 2011
BUF22821EVM-USB Evaluation Board and Software Tutorial
Copyright
©
2011, Texas Instruments Incorporated