Texas Instruments BUF12800 Evaluation Module BUF12800EVM BUF12800EVM Datenbogen

Produktcode
BUF12800EVM
Seite von 32
RefH = V
SUP_H
R2
R1 + R2
(
(
BUF12800EVM Features
4.2
JMP2: I
2
C SCL Control Setting
Jumper JMP2 selects where the BUF12800 I
2
C SCL pin is connected. If JMP2 is set to the INT position,
the I
2
C clock signal is generated from the I2C_SCK_ISO signal from the USB DIG Platform.
When JMP2 is set in the EXT position, an external source connected to SCL pin of terminal T5 can be
used to provide the I
2
C SCK signal to the BUF12800.
4.3
JMP3: I
2
C SDA Control Setting
Jumper JMP3 selects where the BUF12800 I2C SDA pin is connected. If JMP3 is set to the INT position,
the I
2
C data signal is generated from the I2C_SDA_ISO signal from the USB DIG Platform.
When JMP3 is set in the EXT position, an external source connected to SDA pin of terminal T5 can be
used to provide the I
2
C SDA signal for the BUF12800.
4.4
JMP4: LD Control Setting
Jumper JMP4 selects the input that the LD latch pin of the BUF12800 is connected to. If JMP4 is set in
the INT position, it is routed through the JMP5 jumper where the reference voltage can be set high or low
(see
).
When JMP4 is set to the EXT position, an external source connected to the LD pin of terminal T3 can be
used to provide a reference voltage for the latch pin, which dictates the method by which the
digital-to-analog converter (DAC) output voltage is updated.
4.5
JMP5: LD Reference Setting
Jumper JMP5 is used to select the reference voltage that is connected to the LD latch pin. It is used only
when jumper JMP4 is set to INT. If JMP5 is set to H, the latch pin is connected to the V
SD
supply voltage;
this configuration allows all DAC output voltages to retain the respective values during data transfer until
LD sees a low reference (such as when JMP5 is set to the L position).
When JMP5 is set to the L position, the LD latch pin is connected to ground. This setting updates each
DAC output voltage whenever its corresponding register is updated.
4.6
JMP6: I
2
C Address Hardware Setting
Jumper JMP6 sets the hardware configuration for the A0 I
2
C address pin on the BUF12800. Using JMP6,
the A0 address can be set to either a logic '1' or a logic '0' to allow for two unique I
2
C addresses. See
on how to configure the BUF12800EVM software to match the JMP6 hardware setting.
4.7
JMP7: RefH Control Setting
Jumper JMP7 is selects where the BUF12800 high reference supply pin RefH is connected. If JMP7 is set
to the INT position, RefH is connected to VS, the external analog supply input at terminal T1.
When JMP7 is set to the EXT position, the reference voltage is then designated by the user with the RefH
pin of terminal T4, along with resistors R1 and R2. An external power supply is connected to the RefH pin
of terminal T4, and R1 and R2 act as a voltage-divider circuit; the user sets the values of R1 and R2 to
achieve the desired reference voltage using
:
(1)
Where V
SUP_H
is the input supply voltage seen at the RefH pin of terminal T4.
4.8
JMP8: RefL Control Setting
Jumper JMP8 is selects where the BUF12800 high reference supply pin RefL is connected. If JMP8 is set
to the INT position, RefL is connected to ground.
12
BUF12800EVM Evaluation Board and Software Tutorial
SBOU116
September 2011
Copyright
©
2011, Texas Instruments Incorporated