Texas Instruments DAC9881EVM-PDK - DAC9881 Performance Demonstration Kit DAC9881EVM-PDK DAC9881EVM-PDK Datenbogen

Produktcode
DAC9881EVM-PDK
Seite von 22
www.ti.com
EVM Overview
1.2.2
Reference Voltage
The DAC9881 requires an external reference source to set the DAC’s operating voltage output range.
Applying the desired voltage between the ranges of 1.25 V to AV
DD
into the V
REF
H pin sets the positive
range of the DAC9881 output. Also, applying the desired voltage between the range of -0.2 V to +0.2 V
into the V
REF
L pin sets the negative range of the DAC9881 output, although the V
REF
L pin must nominally
be set to zero volts. The voltages applied into the V
REF
H and V
REF
L pins set the DAC9881’s full output
voltage swing.
For optimum performance, the DAC9881 supports a set Kelvin connection to the external reference via
V
REFH
F and V
REFH
S pins, as well as V
REFL
F and V
REFL
S pins. This option for reference configuration
minimizes the internal errors caused by the changing reference current and its associated circuit
impedances.
A +5-V precision voltage reference is provided for the external reference source of the DAC through
REF5050, U3. The power supply for the reference device, U3, is selectable between V
CC
and +5 VA via
W11 to ensure that the correct voltage range of U3 can be set. As mentioned earlier, the family of
REF50xx reference devices may be used and the installed device on the EVM changed to provide the
desired voltage range required.
The reference voltages, V
REF
H and V
REF
L are selectable via jumpers W8 and W4. When shorting pins 1
and 2 of both jumpers, the onboard +5-V reference via REF5050 is selected. Shorting pins 2 and 3 of both
jumpers selects the reference voltages that are applied via J4 pins 18 and 20, respectively. These
voltages normally come from the host platform that is used to interface with the DAC9881EVM.
The test points TP1 and TP8 are also provided to allow the user to connect other external reference
sources if the onboard reference circuit is not desired. The external voltage reference must not exceed the
applied power supplies, AV
DD
and DV
DD
of the DAC.
CAUTION
When applying an external voltage reference through TP8 or J4-20, ensure that
it does not exceed the applied AVDD. This can permanently damage the
DAC9881, U1.
1.3
EVM Basic Functions
This EVM is designed as a functional evaluation platform to test certain characteristics of the DAC9881
digital-to-analog converter. Functional evaluation of the installed DAC device can be accomplished with
the use of any microprocessor, DSP, or a signal/waveform generator.
The headers J2 (top side) and P2 (bottom side) are pass through connectors provided to allow the control
signals and data required to interface a host processor or waveform generator to the DAC9881 EVM. All
signals are routed through except SDI because of daisy-chain capability. SDI to the DAC9881 enters the
P2 connector (located on the bottom side of the board) at pin 11 and is viewable on TP7. SDO from the
DAC9881 exits the board at J1 pin 11 and is viewable on TP6.
An adapter interface card (5–6K Interface Board) is also available to fit and mate with TI’s C5000™ and
C6000™ DSP Starter Kit (DSK). This alleviates the building of a custom cable. In addition, the Precision
Analog Application group of Texas Instruments has other interface boards that are designed to connect to
and interface with this EVM as well. For more details or information regarding the 5-6K Interface Board,
call Texas Instruments Incorporated or visit the product folder for the tool here:
The DAC output can be monitored through pins 2 and 6 of the J4 connector. The DAC output can be
switched through W2 for stacking the EVM for daisy-chaining purposes.
A block diagram of the EVM is shown in
3
SLAU279A – March 2009 – Revised November 2009
DAC9881 Evaluation Module
Copyright © 2009, Texas Instruments Incorporated