Texas Instruments IC MCU 16B MSP430F2013TPW TSSOP-14 TID MSP430F2013TPW Datenbogen

Produktcode
MSP430F2013TPW
Seite von 93
Bus
Keeper
EN
Direction
0: Input
1: Output
P1SEL.3
1
0
P1DIR.3
P1IN.3
P1IRQ.3
D
EN
Module X IN
1
0
Module X OUT
P1OUT.3
Interrupt
Edge
Select
Q
EN
Set
P1SEL.3
P1IES.3
P1IFG.3
P1IE.3
P1.3/ADC10CLK/
A3/VREF−/VeREF−
1
0
DVSS
DVCC
P1REN.3
ADC10AE.3
1
To ADC 10 V
Pad Logic
INCHx = 3
A3
R−
1
0
SREF2
VSS
MSP430F20x3
MSP430F20x2
MSP430F20x1
SLAS491I – AUGUST 2005 – REVISED DECEMBER 2012
Port P1 (P1.3) Pin Schematics, MSP430F20x2
Table 24. Port P1 (P1.3) Pin Functions, MSP430F20x2
CONTROL BITS / SIGNALS
(1) (2)
PIN NAME (P1.x)
x
FUNCTION
P1DIR.x
P1SEL.x
ADC10AE.x
INCHx
P1.3
(3)
input/output
0/1
0
0
N/A
N/A
0
1
0
N/A
P1.3/ADC10CLK/A3/ VREF-
3
ADC10CLK
1
1
0
N/A
/VeREF-
A3
(4)
X
X
1
3
VREF-/VeREF-
(4) (5)
X
X
1
N/A
(1)
X = Don't care
(2)
N/A = Not available or not applicable
(3)
Default after reset (PUC/POR)
(4)
Setting the ADC10AE.x bit disables the output driver and the input Schmitt trigger to prevent parasitic cross currents when applying
analog signals.
(5)
An applied voltage is used as negative reference if bit SREF3 in register ADC10CTL0 is set.
58
Copyright © 2005–2012, Texas Instruments Incorporated