Atmel Evaluation Kit for AT32uC3A0512, 32-Bit AVR Microcontroller Atmel ATEVK1105 ATEVK1105 Datenbogen

Produktcode
ATEVK1105
Seite von 826
405
AT32UC3A
27.7.2
Pulse Register
Register Name:
PULSE[0..3]
Access Type:
Read/Write
Offset:
0x10 x CS_number + 0x04
Reset Value:
• NCS_RD_PULSE: NCS Pulse Length in READ Access
In standard read access, the NCS signal pulse length is defined as: 
NCS pulse length = (256* NCS_RD_PULSE[6] + NCS_RD_PULSE[5:0]) clock cycles 
The NCS pulse length must be at least 1 clock cycle.
In page mode read access, the NCS_RD_PULSE parameter defines the duration of the first access to one page.
• NRD_PULSE: NRD Pulse Length
In standard read access, the NRD signal pulse length is defined in clock cycles as: 
NRD pulse length = (256* NRD_PULSE[6] + NRD_PULSE[5:0]) clock cycles 
The NRD pulse length must be at least 1 clock cycle.
In page mode read access, the NRD_PULSE parameter defines the duration of the subsequent accesses in the page.
• NCS_WR_PULSE: NCS Pulse Length in WRITE Access
In write access, the NCS signal pulse length is defined as: 
NCS pulse length = (256* NCS_WR_PULSE[6] + NCS_WR_PULSE[5:0]) clock cycles
The NCS pulse length must be at least 1 clock cycle.
• NWE_PULSE: NWE Pulse Length
The NWE signal pulse length is defined as: 
NWE pulse length = (256* NWE_PULSE[6] + NWE_PULSE[5:0]) clock cycles
The NWE pulse length must be at least 1 clock cycle.
31
30
29
28
27
26
25
24
NCS_RD_PULSE
23
22
21
20
19
18
17
16
NRD_PULSE
15
14
13
12
11
10
9
8
NCS_WR_PULSE
7
6
5
4
3
2
1
0
NWE_PULSE
32058K
AVR32-01/12