ADATA 3GB DDR3 PC3-16000 TC Kit AX3U2000XB1G9-3X Benutzerhandbuch

Produktcode
AX3U2000XB1G9-3X
Seite von 6
                                                                                                                                                                       
EL67I1A08_DDR3-2000X(CL=9)_1GB(128Mx8_Pb free)        Rev.0       2009/01/16             Page 4 of 7 
Pin Description
Κ
Κ
Κ
Κ
PIN NAME 
FUNCTION 
CK0, 
/CK0 
System Clock 
Active on the positive and negative edge to sample all inputs. 
CKE0 Clock 
Enable 
Masks system clock to freeze operation from the next clock cycle. CKE should be enabled at 
least on cycle prior new command. Disable input buffers for power down in standby 
/S0 Chip 
Select 
Disables or Enables device operation by masking or enabling all input except CK, CKE and 
L(U)DQM 
A0~A13 Address 
Row / Column address are multiplexed on the same pins. 
(Row Address: A0~A13 , Column Address: A0~A9 ,    Auto precharge: A10/AP) 
BA0~BA2 Banks 
Select 
Selects bank to be activated during row address latch time. 
Selects bank for read / write during column address latch time. 
DQ0~DQ63 
Data 
Data and check bit inputs / outputs are multiplexed on the same pins. 
DQS0~DQS7, 
/DQS0~/DQS7 
Data Strobe 
Bi-directional Data Strobe 
DM0~DM7 
Data Mask 
Mask input data when DM is high. 
/RAS 
Row Address Strobe 
Latches row addresses on the positive edge of the CK with /RAS low 
/CAS 
Column Address Strobe Latches Column addresses on the positive edge of the CK with /CAS low 
/WE 
Write Enable 
Enables write operation and row recharge. 
VDD / VSS 
Power Supply/Ground
Power and Ground for the input buffers and the core logic. 
VREFDQ 
Power Supply reference Power Supply for reference.DQ,DM.VDD/2 
VREFCA 
Power Supply reference Power Supply for reference. Command , address, & control.VDD/2 
VTT 
Power Supply 
Termination voltage. Used for address, command & control.VDD/2 
SDA 
Serial data I/O 
EEPROM serial data I/O 
SCL 
Serial clock 
EEPROM clock input 
SA0~SA2 
Address in EEPROM 
EEPROM address input 
ODT0 On 
Die 
Termination 
When high, termination resistance is enabled for all DQ, /DQ and DM pins, assuming the 
function is enabled in the Extended Mode Register Set. 
NC 
No Connection 
This pin is recommended to be left No Connection on the device.