Fujitsu FR81S User Manual

Page of 2342
CHAPTER 39: RAMECC 
 
 
5. Operation 
 
FUJITSU SEMICONDUCTOR LIMITED 
CHAPTER : RAMECC 
FUJITSU SEMICONDUCTOR CONFIDENTIAL 
21 
5.2.  Interrupt-related Register   
This section explains the interrupt-related register. 
Write "1" in the DEIE bit according to the usage in order to generate the interrupt, and set the RAMECC 
interrupt vector and the interrupt level.   
Interrupt factor 
Interrupt vector 
Interrupt level 
DEI 
(RAM double-bit error interrupt) 
#15(000FFFC0
H
15(F
H
) Fixed 
 
See "CHAPTER: INTERRUPT CONTROL (INTERRUPT CONTROLLER)" for details of the interrupt 
level and the interrupt vector.   
Since the interrupt request flag (DEI) is not automatically cleared, clear the flag forcibly with software 
before the status of the MCU returns from the interrupt. (Write "0" into the DEI bit).   
 
 
 
MB91520 Series
MN705-00010-1v0-E
1312