Fujitsu FR81S User Manual

Page of 2342
CHAPTER 40: MULTI-FUNCTION SERIAL INTERFACE 
 
 
6. Operation of CSIO 
 
FUJITSU SEMICONDUCTOR LIMITED 
CHAPTER : MULTI-FUNCTION SERIAL INTERFACE 
FUJITSU SEMICONDUCTOR CONFIDENTIAL 
232 
 
 Single Operation of Chip select pin (Only Valid in Master Mode 
(SCR:MS="0")) 
If the serial chip select start bit (SCSCR:SST1 and SST0) and the serial chip select end bit (SCSCR:SED1 
and SED0) are equal, only the specified serial chip select bit operates. 
When the serial chip select does not maintain its active state (SCSCR:SCAM=0), the serial chip select pin 
become inactive for each the data transmission/receptions for the number of times set with TBYTE. 
See "Operation of Serial Chip Select to Maintain Active (SCSCR:SCAM=1) (Only Valid in Master Mode 
(SCR:MS=0))" for the operation of the serial chip select pin when the serial chip select maintains its active 
state (SCSCR:SCAM=0). 
 
Figure 6-26 Single Operation of Chip Select (SST1 and SST0="0", SED1   
and SED0="0", CSEN0="1", SCAM="0") 
SCK
TBYTE0
・・・
・・・
・・・
SCS0
・・・
・・・
・・・
SCS0
SCD
・・・
N
N-1
0
N
N-1
0
N
N-1
N
0
*1:Internal counter to be count transmission bytes
・・・
・・・
N
Transmissions 
counter*1
Load
Load
Load
 
 
 
Note: 
At the single operation, timing adjustment of the serial chip select pin (setup time, hold time, deselection 
time) is valid. 
 
 Rounding Operation of Chip Select Pin (Only Valid in Master Mode 
(SCR:MS=0)) 
(1) With the serial chip select output enabled (SCSCR:CSOE="1") and transmission enabled 
(SCR:TXE="1"), the serial chip select pin specified by the serial chip select start bit (SCSCR:SST1 and 
SST0) becomes active first when transmission data is written. 
(2) When the serial chip select does not maintain its active state (SCSCR:SCAM=0), the serial chip select pin 
become inactive after the data transmission/receptions are completed as many as the number of times set 
with TBYTE. Then, the serial chip select pin becomes active, which has the number added 1 to the 
number of the serial chip select pin that became active previously. 
However, if the serial chip select pin to become active next is disabled (SCSCR;CSENn=0), the serial 
chip select pin will not become active and be skipped. 
(3) If the active serial chip select pin number and the one specified by the serial chip select end bit 
(SCSCR:SED1 and SED0) are matched, the serial chip select pin to become active next is the one 
specified by the serial chip select start bit (SCSCR:SST1 and SST0). 
 
MB91520 Series
MN705-00010-1v0-E
1545