Fujitsu FR81S User Manual

Page of 2342
CHAPTER 40: MULTI-FUNCTION SERIAL INTERFACE 
 
 
7. Operation of LIN Interface (v2.1) 
 
FUJITSU SEMICONDUCTOR LIMITED 
CHAPTER : MULTI-FUNCTION SERIAL INTERFACE 
FUJITSU SEMICONDUCTOR CONFIDENTIAL 
300 
Figure 7-51 LIN bus timing (ID register unused, DATA Field transmission, and FIFO use) 
Transmission 
FBYTE
FCR1 : FDRQ
FCR1 : FTIE
LIN bus
LIN Break
LIN Break
delimiter
SCR : RXE
SSR : RDRF
Sync Field
SCR : LBR
SCR : TIE
SCR : RIE
SCR : TXE
LAMTID
SSR : TDRE
ID Field
Data 1
Data 2
Data 3
Data (N-2)
LAMCR : LIDEN
Transmission FIFO read
(TDR Forwarding)
ID Field value 
is TDR use
ID Field value is set 
to TDR register. 
LIN Break start
LAMCR : LAMEN
H : assist mode processing enable
LAMSR : LAHC
LIN auto header
Transmission 
complete flag
L : TDR use
Response
space
checksum
Data N
Data (N-1)
LAMSR : LCSC
L : transmission interrupt disable
H : transmission enable
L : reception interrupt disable
LAMRID
FIFO write
Data 1
Data 2
Data 3
Data (N-1)
Data N
TDR
Data 4
7
6
5
4
0
1
3
H : transmission FIFO interrupt enable
L : transmission FIFO data no demand
FTICR1
0 (Number of data that generates transmission interruption)
ID Field value
Transmission FIFO:enable、reception FIFO:disable
0
0
:Don’t care
SSR :TBI
L : reception disable
L : transmission disable
 
 
 
 
 
MB91520 Series
MN705-00010-1v0-E
1613