Fujitsu FR81S User Manual

Page of 2342
CHAPTER 45: FLASH MEMORY 
 
 
3. Configuration 
 
FUJITSU SEMICONDUCTOR LIMITED 
CHAPTER : FLASH MEMORY 
FUJITSU SEMICONDUCTOR CONFIDENTIAL 
12 
Table 3-3 Sector number table MB91F524 (512+64KB Products) 
Sector 
number 
Address 
Sector 
size 
Remark 
SA0 
0x07_0000 to 0x07_3FFB 
(Lower 32bits) 
8KB 
Flash security code area 
(0x07_0002 to 0x07_0003) 
Password area for enabling on chip 
debugger (OCD) startup 
(0x07_0008 to 0x07_000B, 
0x07_0010 to 0x07_0013, 
0x07_0018 to 0x07_001B, 
0x07_0020 to 0x07_0023) 
SA1 
0x07_0004 to 0x07_3FFF 
(Upper 32bits) 
8KB 
Password area for enabling on chip 
debugger (OCD) startup 
(0x07_0004 to 0x07_0007, 
0x07_000C to 0x07_000F, 
0x07_0014 to 0x07_0017, 
0x07_001C to 0x07_001F) 
SA2 
0x07_4000 to 0x07_7FFB 
(Lower 32bits) 
8KB 
 
SA3 
0x07_4004 to 0x07_7FFF 
(Upper 32bits) 
8KB 
 
SA4 
0x07_8000 to 0x07_BFFB 
(Lower 32bits) 
8KB 
 
SA5 
0x07_8004 to 0x07_BFFF 
(Upper 32bits) 
8KB 
 
SA6 
0x07_C000 to 0x07_FFFB 
(Lower 32bits) 
8KB 
 
SA7 
0x07_C004 to 0x07_FFFF 
(Upper 32bits) 
8KB 
 
SA8 
0x08_0000 to 0x09_FFFB 
(Lower 32bits) 
64KB 
 
SA9 
0x08_0004 to 0x09_FFFF 
(Upper 32bits) 
64KB 
 
SA10  0x0A_0000 to 0x0B_FFFB 
(Lower 32bits) 
64KB 
 
SA11 
0x0A_0004 to 0x0B_FFFF 
(Upper 32bits) 
64KB 
 
SA12  0x0C_0000 to 0x0D_FFFB 
(Lower 32bits) 
64KB 
 
SA13 
0x0C_0004 to 0x0D_FFFF 
(Upper 32bits) 
64KB 
 
SA14 
0x0E_0000 to 0x0F_FFFB 
(Lower 32bits) 
64KB 
 
SA15 
0x0E_0004 to 0x0F_FFFF 
(Upper 32bits) 
64KB 
Reserved 
Interrupt vector table position (Default of TBR) 
(0x0F_FC00 to 0xF_FFFB) 
Reset vector position 
(0x0F_FFFC to 0x0F_FFFF) 
 
MB91520 Series
MN705-00010-1v0-E
1933