Fujitsu FR81S User Manual

Page of 2342
APPENDIX 
 
 
A. I/O Map 
 
FUJITSU SEMICONDUCTOR LIMITED 
APPENDIX 
FUJITSU SEMICONDUCTOR CONFIDENTIAL 
22 
Address 
Address offset value / Register name 
Block 
+0 
+1 
+2 
+3 
000FA0
H
 
CPCLR5 [R/W] W 
11111111 11111111 11111111 11111111 
Free-run Timer 5 
32-bit FRT 
000FA4
H
 
TCDT5 [R/W] W 
00000000 00000000 00000000 00000000 
000FA8
H
 
TCCSH5 [R/W]B,H,W 
0-----00 
TCCSL5 [R/W]B,H,W 
-1-00000 
― 
― 
000FAC
H
 
to 
000FCC
H
 
― 
― 
― 
― 
Reserved 
000FD0
H
 
IPCP4 [R] W 
XXXXXXXX XXXXXXXX XXXXXXXX XXXXXXXX 
Input 
Capture 4,5 
32-bit ICU 
000FD4
H
 
IPCP5 [R] W 
XXXXXXXX XXXXXXXX XXXXXXXX XXXXXXXX 
000FD8
H
 
― 
― 
LSYNS1 [R/W] B,H,W 
00000000 
ICS45 [R/W] B,H,W 
00000000 
000FDC
H
 
IPCP6 [R] W 
XXXXXXXX XXXXXXXX XXXXXXXX XXXXXXXX 
Input 
Capture 6,7 
32-bit ICU 
000FE0
H
 
IPCP7 [R] W 
XXXXXXXX XXXXXXXX XXXXXXXX XXXXXXXX 
000FE4
H
 
― 
― 
― 
ICS67 [R/W] B,H,W 
00000000 
000FE8
H
 
IPCP8 [R] W 
XXXXXXXX XXXXXXXX XXXXXXXX XXXXXXXX 
Input 
Capture 8,9 
32-bit ICU 
000FEC
H
 
IPCP9 [R] W 
XXXXXXXX XXXXXXXX XXXXXXXX XXXXXXXX 
000FF0
H
 
― 
― 
― 
ICS89 [R/W] B,H,W 
00000000 
000FF4
H
 
MSCY8 [R] H,W 
XXXXXXXX XXXXXXXX XXXXXXXX XXXXXXXX 
Input 
Capture 8,9 
32-bit ICU 
Cycle and pulse 
width measurement 
control 
000FF8
H
 
MSCY9 [R] H,W 
XXXXXXXX XXXXXXXX XXXXXXXX XXXXXXXX 
000FFC
H
 
― 
― 
MSCH89 [R] B,H,W 
00000000 
MSCL89 [R/W] B,H,W 
------00 
Cycle measurement 
data register 89 
001000
H
 
SACR [R/W] B,H,W 
-------0 
PICD [R/W] B,H,W 
----0011 
― 
― 
Clock Control 
001004
H
 
00112C
H
 
― 
― 
― 
― 
Reserved 
001130
H
 
― 
― 
― 
CRCCR [R/W] B,H,W 
-0000000 
CRC calculation 
unit 
001134
H
 
CRCINIT [R/W] B,H,W 
11111111 11111111 11111111 11111111 
001138
H
 
CRCIN [R/W] B,H,W 
00000000 00000000 00000000 00000000 
00113C
H
 
CRCR [R] B,H,W 
11111111 11111111 11111111 11111111 
MB91520 Series
MN705-00010-1v0-E
2232