IBM Intel Xeon E5504 46D1351 User Manual

Product codes
46D1351
Page of 130
Register Description
96
Intel® Xeon® Processor 5500 Series Datasheet, Volume 2
18:15
RW
0
tddRdTWr. Minimum delay between Read followed by a Write to different 
DIMMs. 
0000: 2 
0001: 3 
0010: 4 
0011: 5 
0100: 6 
0101: 7 
0110: 8 
0111: 9
1000: 10 
1001: 11 
1010: 12 
1011: 13 
1100: 14
1101: RSVD
1110: RSVD
1111: RSVD
14:11
RW
0
tdrRdTWr. Minimum delay between Read followed by a write to different ranks 
on the same DIMM. 
0000: 2 
0001: 3 
0010: 4 
0011: 5 
0100: 6 
0101: 7 
0110: 8 
0111: 9
1000: 10 
1001: 11 
1010: 12 
1011: 13 
1100: 14
1101: RSVD
1110: RSVD
1111: RSVD
10:7
RW
0
tsrRdTWr. Minimum delay between Read followed by a write to the same rank. 
0000: RSVD
0001: RSVD
0010: RSVD
0011: 5 
0100: 6 
0101: 7 
0110: 8 
0111: 9 
1000: 10 
1001: 11 
1010: 12 
1011: 13 
1100: 14
1101: RSVD
1110: RSVD
1111: RSVD
Device:
4, 5, 6
Function: 0
Offset:
80h
Access as a Dword
Bit
Type
Reset
Value
Description