Elixir M2Y2G64CB8HA9NDG User Manual

Page of 24
M2Y1G64CB88A9N / M2Y2G64CB8HA9N 
1GB: 128M x 64 / 2GB: 256M x 64       
                                                                 
Unbuffered DDR3 SDRAM DIMM
                                 
 
REV 1.0
 
11/2008 
©  NANYA TECHNOLOGY CORP. 
NANYA TECHNOLOGY CORP. reserves the right to change Products and Specifications without notice.
 
 
 
Ordering Information 
 
Part Number 
Speed 
Organization 
Leads
 
Power
 
Note 
M2Y1G64CB88A9N-BE 
533MHz (1.875ns@ CL = 7)  DDR3-1066  PC3-8500 
128Mx64 
Gold 
1.5V 
 
M2Y1G64CB88A9N-CG 
667MHz (1.500ns@ CL = 9)  DDR3-1333  PC3-10660 
M2Y1G64CB88A9N-DG 
800 MHz(1.250ns@ CL = 9)  DDR3-1600  PC3-12800 
M2Y2G64CB8HA9N-BE 
533MHz (1.875ns@ CL = 7)  DDR3-1066  PC3-8500 
256Mx64 
M2Y2G64CB8HA9N-CG 
667MHz (1.500ns@ CL = 9)  DDR3-1333  PC3-10660 
M2Y2G64CB8HA9N-DG 
800 MHz(1.250ns@ CL = 9)  DDR3-1600  PC3-12800 
 
 
Pin Description   
Pin Name 
  Description 
Pin Name 
  Description 
A0-A13 
Address Inputs 
SCL 
Serial Presence Detect Clock Input 
BA0
–BA2 
SDRAM Bank select 
SDA 
Serial Presence Detect Data input/output 
 
Row Address Strobe 
SA0-SA2 
Serial Presence Detect Address Inputs 
 
Column Address Strobe 
V
DD
 
SDRAM core power supply 
 
Write Enable 
V
DDQ
 
SDRAM I/O Driver power supply 
,  
Chip Selects 
V
REFDQ
 
SDRAM I/O reference supply 
CKE0-CKE1 
Clock Enable 
V
REFCA
 
SDRAM command/address reference supply 
ODT0-ODT1 
On die termination control lines 
V
SS
 
Ground 
DQ0-DQ63 
Data input/output 
V
DDSPD
 
Serial EEPROM positive power supply   
DQS0-DQS7 
- 
SDRAM differential data strobes   
NC 
No Connect 
DM0-DM7 
Input Data Mask/High Data Strobes 
V
TT
 
SDRAM I/O termination supply 
CK0-CK1,   
- 
Differential Clock Inputs 

Set DRAMs to Know State 
Note:    CK1, 
 , OTD1 and CKE1 are used for 2GB module only.