Intel S2600JFQ BBS2600JFQ User Manual

Product codes
BBS2600JFQ
Page of 194
Connector/Header Locations and Pin-out 
Intel®
 
Server Board S2600JF TPS 
 
 
Revision 1.3 
Intel order number G31608-004 
126 
Pin 
Pin Name 
Description 
Pin 
Pin Name 
Description 
B57 
GND 
  
A57 
PERxN9 
Rx Lane 9- 
B58 
PETxP10 
Tx Lane 10+ 
A58 
GND 
  
B59 
PETxN10 
Tx Lane 10- 
A59 
GND 
  
B60 
GND 
  
A60 
PERxP10 
Rx Lane 10+ 
B61 
GND 
  
A61 
PERxN10 
Rx Lane 10- 
B62 
PETxP11 
Tx Lane 11+ 
A62 
GND 
  
B63 
PETxN11 
Tx Lane 11- 
A63 
GND 
  
B64 
GND 
  
A64 
PERxP11 
Rx Lane 11+ 
B65 
GND 
  
A65 
PERxN11 
Rx Lane 11- 
B66 
PETxP12 
Tx Lane 12+ 
A66 
GND 
  
B67 
PETxN12 
Tx Lane 12- 
A67 
GND 
  
B68 
GND 
  
A68 
PERxP12 
Rx Lane 12+ 
B69 
GND 
  
A69 
PERxN12 
Rx Lane 12- 
B70 
PETxP13 
Tx Lane 13+ 
A70 
GND 
  
B71 
PETxN13 
Tx Lane 13- 
A71 
GND 
  
B72 
GND 
  
A72 
PERxP13 
Rx Lane 13+ 
B73 
GND 
  
A73 
PERxN13 
Rx Lane 13- 
B74 
PETxP14 
Tx Lane 14+ 
A74 
GND 
  
B75 
PETxN14 
Tx Lane 14- 
A75 
GND 
  
B76 
GND 
 
A76 
PERxP14 
Rx Lane 14+ 
B77 
REFCLK+ 
Clock pair 2 
A77 
PERxN14 
Rx Lane 14- 
B78 
REFCLK- 
Clock pair 2 
A78 
GND 
  
B79 
GND 
  
A79 
PERxP15 
Rx Lane 15+ 
B80 
PETxP15 
Tx Lane 15+ 
A80 
PERxN15 
Rx Lane 15- 
B81 
PETxN15 
Tx Lane 15- 
A81 
GND 
  
B82 
GND 
 
A82 
Riser ID 
 (See Table 69) 
Table 67. PCI Express* x16 Riser Slot 2 Connector (J1A3) 
Pin 
Pin Name 
Description 
Pin 
Pin Name 
Description 
B1 
12V 
20W 3.3V generated on riser 
A1 
12V 
20W 3.3V generated on riser 
B2 
12V 
66W for GPU 
A2 
12V 
66W for GPU 
B3 
12V 
66W for GPU 
A3 
12V 
66W for GPU 
B4 
12V 
66W for GPU 
A4 
SMDATA 
for rIOM temp sensor 
B5 
SMCLK 
for rIOM temp sensor 
A5 
5VAUX 
For DNM and IOM wake on 
LAN 
B6 
3.3V Aux 
For DNM and IOM wake on 
LAN 
A6 
PRESENT# 
DNM function present 
B7 
GND 
  
A7 
RIOM_ACT# 
  
B8 
TXD_0 
RGMII txmit data 
A8 
RXD_3 
RGMII receive data 
B9 
TXD_1 
RGMII txmit data 
A9 
RXD_2 
RGMII receive data 
B10 
TXD_2 
RGMII txmit data 
A10 
RXD_1 
RGMII receive data 
B11 
TXD_3 
RGMII txmit data 
A11 
RXD_0 
RGMII receive data 
KEY 
B12 
GND 
  
A12 
RX_CTL 
RGMII receive Cntrl 
B13 
TX_CLK 
RGMII txmit Clock 
A13 
GND 
  
B14 
TX_CTL 
RGMII txmit Cntrl 
A14 
RX_CLK 
RGMII receive Clock 
B15 
MDIO 
  
A15 
MDC