HGST HCS5C3232SLA380 User Manual

Page of 261
 
HITACHI CinemaStar 5K 320 Hard Disk Drive specification (Rev 1.21) 
222 
11.48    Write DMA Ext (35h) 
 
Command Block Output Registers
 
 
Command Block Input Registers
 
Register
 
7
 
6
 
5
 
4
 
3
 
2
 
1
 
0
 
 
Register
 
7
 
6
 
5
 
4
 
3
 
2
 
1
 
0
 
Data Low
 
-
 
-
 
-
 
-
 
-
 
-
 
-
 
-
 
 
Data Low
 
-
 
-
 
-
 
-
 
-
 
-
 
-
 
-
 
Data High
 
-
 
-
 
-
 
-
 
-
 
-
 
-
 
-
 
 
Data High
 
-
 
-
 
-
 
-
 
-
 
-
 
-
 
-
 
Feature
 
Current
 
-
 
-
 
-
 
-
 
-
 
-
 
-
 
-
 
 
Error
 
…See Below…
 
Previous
 
-
 
-
 
-
 
-
 
-
 
-
 
-
 
-
 
   
 
Sector Count
 
Current
 
V
 
V
 
V
 
V
 
V
 
V
 
V
 
V
 
 
Sector Count
 
HOB=0
 
-
 
-
 
-
 
-
 
-
 
-
 
-
 
-
 
Previous
 
V
 
V
 
V
 
V
 
V
 
V
 
V
 
V
 
 
HOB=1
 
-
 
-
 
-
 
-
 
-
 
-
 
-
 
-
 
Sector Number
 
Current
 
V
 
V
 
V
 
V
 
V
 
V
 
V
 
V
 
 
Sector Number
 
HOB=0
 
V
 
V
 
V
 
V
 
V
 
V
 
V
 
V
 
Previous
 
V
 
V
 
V
 
V
 
V
 
V
 
V
 
V
 
 
HOB=1
 
V
 
V
 
V
 
V
 
V
 
V
 
V
 
V
 
Cylinder Low
 
Current
 
V
 
V
 
V
 
V
 
V
 
V
 
V
 
V
 
 
Cylinder Low
 
HOB=0
 
V
 
V
 
V
 
V
 
V
 
V
 
V
 
V
 
Previous
 
V
 
V
 
V
 
V
 
V
 
V
 
V
 
V
 
 
HOB=1
 
V
 
V
 
V
 
V
 
V
 
V
 
V
 
V
 
Cylinder High
 
Current
 
V
 
V
 
V
 
V
 
V
 
V
 
V
 
V
 
 
Cylinder High
 
HOB=0
 
V
 
V
 
V
 
V
 
V
 
V
 
V
 
V
 
Previous
 
V
 
V
 
V
 
V
 
V
 
V
 
V
 
V
 
 
HOB=1
 
V
 
V
 
V
 
V
 
V
 
V
 
V
 
V
 
Device/Head
 
-
 
1
 
-
 
D
 
-
 
-
 
-
 
-
 
 
Device/Head
 
-
 
-
 
-
 
-
 
-
 
-
 
-
 
-
 
Command
 
0
 
0
 
1
 
1
 
0
 
1
 
0
 
1
 
 
Status
 
…See Below…
 
 
Error Register
 
 
Status Register
 
7
 
6
 
5
 
4
 
3
 
2
 
1
 
0
 
 
7
 
6
 
5
 
4
 
3
 
2
 
1
 
0
 
CRC
 
UNC
 
0
 
IDN
 
0
 
ABT
 
T0N
 
AMN
 
 
BSY
 
RDY
 
DF
 
DSC
 
DRQ
 
COR
 
IDX
 
ERR
 
V
 
0
 
0
 
V
 
0
 
V
 
0
 
0
 
 
0
 
V
 
0
 
V
 
-
 
0
 
-
 
V
 
Table 164    Write DMA Ext Command (35h) 
 
The Write DMA Ext command transfers one or more sectors of data from the host to the device,  and then the 
data is written to the disk media. 
The sectors of data are transferred through the Data Register 16 bits at a time. 
The host initializes a slave-DMA channel prior to issuing the command. Data transfers are qualified by DMARQ 
and are performed by  the  slave-DMA channel. The device issues only one interrupt per command to indicate 
that data transfer has terminated and status is available. 
If an uncorrectable error occurs, the write will be terminated at the failing sector