Hynix HMT351R7BFR8A-H9T8 User Manual

Page of 74
Rev. 1.2 / Dec. 2011
13 
4GB, 512Mx72 Module(2Rank of x8) - page1
DQS
DQS
TDQS
TDQS
D17
DQ [7:0]
ZQ
RAS
CA
S
CS
WE
CK
CK
CK
E
OD
T
A[
N
:O
]/
B
A[
N
:O
]
RR
AS
A
RC
A
S
A
RS
0
A
RW
E
A
PC
K0
A
PC
K0A
RC
KE0A
RO
D
T
0
A
A[N:O]A
Vtt
/BA
[N:O]A
RS1A
PC
K
1
A
PC
K1
A
RC
K
E
1
A
RO
D
T
1
A
DQ[31:24]
DQS3
DQS3
DM3/DQS12
DQS12
DQS
DQS
TDQS
TDQS
D3
DQ [7:0]
ZQ
RAS
CAS
CS
WE
CK
CK
CKE
OD
T
A[N:
O]/B
A[N:
O]
DQS
DQS
TDQS
TDQS
D12
DQ [7:0]
ZQ
RAS
CAS
CS
WE
CK
CK
CKE
OD
T
A[
N
:O]
/BA[
N
:O]
DQ[23:16]
DQS2
DQS2
DM2/DQS11
DQS11
DQS
DQS
TDQS
TDQS
D2
DQ [7:0]
ZQ
RAS
CA
S
CS
WE
CK
CK
CK
E
OD
T
A[
N
:O]
/BA[
N
:O]
DQS
DQS
TDQS
TDQS
D11
DQ [7:0]
ZQ
RA
S
CAS
CS
WE
CK
CK
CKE
OD
T
A[N:
O]/B
A[N:
O]
DQ[15:8]
DQS1
DQS1
DM1/DQS10
DQS10
DQS
DQS
TDQS
TDQS
D1
DQ [7:0]
ZQ
RAS
CAS
CS
WE
CK
CK
CKE
OD
T
A[
O
:N]/
B
A[N:
O]
DQS
DQS
TDQS
TDQS
D10
DQ [7:0]
ZQ
RAS
CA
S
CS
WE
CK
CK
CK
E
OD
T
A[
O:
N
]/BA[
N
:O]
DQ[7:0]
DQS0
DQS0
DM0/DQS9
DQS9
DQS
DQS
TDQS
TDQS
D0
DQ [7:0]
ZQ
RAS
CA
S
CS
WE
CK
CK
CK
E
OD
T
A[
N
:O
]/
B
A[
N
:O
]
DQS
DQS
TDQS
TDQS
D9
DQ [7:0]
ZQ
RAS
CAS
CS
WE
CK
CK
CKE
OD
T
A[N:
O]/
B
A[N:
O]
CB[7:0]
DQS8
DQS8
DM8/DQS17
DQS17
DQS
DQS
TDQS
TDQS
D8
DQ [7:0]
ZQ
RAS
CAS
CS
WE
CK
CK
CK
E
OD
T
A[
N
:O]
/BA[
N
:O]
DQS
DQS
TDQS
TDQS
D13
DQ [7:0]
ZQ
RAS
CA
S
CS
WE
CK
CK
CK
E
OD
T
A[
N
:O
]/
B
A[
N
:O
]
RR
ASB
RC
A
S
B
RS
0
B
RW
E
B
PC
K0
B
PC
K0B
RC
KE0B
RO
D
T
0
B
A[N:O]B
Vtt
/BA
[N:O]B
RS1B
PC
K
1
B
PC
K1
B
RC
K
E
1
B
RO
D
T
1
B
DQ[47:40]
DQS5
DQS5
DM5/DQS14
DQS14
DQS
DQS
TDQS
TDQS
D5
DQ [7:0]
ZQ
RAS
CAS
CS
WE
CK
CK
CKE
OD
T
A[N:
O]/B
A[N:
O]
DQS
DQS
TDQS
TDQS
D14
DQ [7:0]
ZQ
RAS
CAS
CS
WE
CK
CK
CKE
OD
T
A[
N
:O]
/BA[
N
:O]
DQ55:48]
DQS6
DQS6
DM6/DQS15
DQS15
DQS
DQS
TDQS
TDQS
D6
DQ [7:0]
ZQ
RAS
CA
S
CS
WE
CK
CK
CK
E
OD
T
A[
N
:O]
/BA[
N
:O]
DQS
DQS
TDQS
TDQS
D15
DQ [7:0]
ZQ
RA
S
CAS
CS
WE
CK
CK
CKE
OD
T
A[N:
O]/B
A[N:
O]
DQ[63:56]
DQS7
DQS7
DM7/DQS16
DQS16
DQS
DQS
TDQS
TDQS
D7
DQ [7:0]
ZQ
RAS
CAS
CS
WE
CK
CK
CKE
OD
T
A[
N
:O]/
B
A[N:
O]
DQS
DQS
TDQS
TDQS
D16
DQ [7:0]
ZQ
RAS
CA
S
CS
WE
CK
CK
CK
E
OD
T
A[
O:
N
]/BA[
N
:O]
DQ[39:32]
DQS4
DQS4
DM4/DQS13
DQS13
DQS
DQS
TDQS
TDQS
D4
DQ [7:0]
ZQ
RAS
CAS
CS
WE
CK
CK
CK
E
OD
T
A[
N
:O]
/BA[
N
:O]
D0–D17
V
DD
D0–D17
V
TT
V
DDSPD
D0–D17
VREFDQ
Serial PD
VREFCA
V
SS
D0–D17
D0–D17
Note:
1. DQ-to-I/O wiring may be changed within a byte.
2. Unless otherwise noted, resistor values are 15 Ω ±5%.
3. ZQ resistors are 240 Ω ±1%. For all other resistor values 
refer to the appropriate wiring diagram.
4. See the wiring diagrams for all resistors associated with the 
command, address and control bus.
VDDSPD
EVENT
SCL
SDA
SA0
 SPD with
Integrated
      TS
SA1
SA2
VSS
VDDSPD
EVENT
SCL
SDA
SA0
SA1
SA2
VSS
Plan to use SPD with Integrated TS of Class B and 
might be changed on customer’s requests. For more 
details of SPD and Thermal sensor, please contact 
local Hynix sales representative