Intel S1400SP4 DBS1400SP4 User Manual

Product codes
DBS1400SP4
Page of 159
Functional Architecture 
Intel® Server Board S1400SP TPS 
 
 
Revision 1.0 
Intel order number G64248-001 
 
36 
 
Interrupt controller 
 
Multiple SPI flash interfaces 
 
NAND/Memory interface 
 
Sixteen mailbox registers for communication between the BMC and host 
 
LPC ROM interface 
 
BMC watchdog timer capability 
 
SD/MMC card controller with DMA support 
 
LED support with programmable blink rate controls on GPIOs 
 
Port 80h snooping capability 
 
Secondary Service Processor (SSP), which provides the HW capability of offloading time 
critical processing tasks from the main ARM core.  
3.4.3.1 
Remote Keyboard, Video, Mouse, and Storage (KVMS) Support 
 
USB 2.0 interface for keyboard, mouse, and remote storage such as CD/DVD ROM and 
floppy 
 
USB 1.1/USB 2.0 interface for PS2 to USB bridging, remote keyboard, and mouse 
 
Hardware Based Video Compression and Redirection Logic 
 
Supports both text and Graphics redirection 
 
Hardware assisted Video redirection using the Frame Processing Engine 
 
Direct interface to the Integrated Graphics Controller registers and Frame buffer 
 
Hardware-based encryption engine 
 
3.4.3.2 
Integrated BMC Embedded LAN Channel 
The Integrated BMC hardware includes two dedicated 10/100 network interfaces. These 
interfaces are not shared with the host system. At any time, only one dedicated interface may 
be enabled for management traffic. The default active interface is the NIC 1 port. 
For these channels, support can be enabled for IPMI-over-LAN and DHCP. For security 
reasons, embedded LAN channels have the following default settings: 
  IP Address: Static. 
  All users disabled.