Texas Instruments TPS65165 Evaluation Module TPS65165EVM-233 TPS65165EVM-233 Data Sheet

Product codes
TPS65165EVM-233
Page of 11
www.ti.com
Setup and Test Results
J1-GND:
Ground return connection for negative charge pump (VGL)
J2-VGL:
Output voltage of negative charge pump (VGL)
J3-GND:
The input power supply ground must be connected to J3 for 5-A capability
J4-VIN:
The input power supply positive connection must be connected to J4 for
5-A capability
J5-VIN:
Test point for measuring input voltage—not intend for power supply
connection.
J6-Vs:
Output connection for the main boost converter (Vs)
J7-GND:
Ground return connection for the main boost converter (Vs)
J8-VGH:
Output connection for the internal high voltage switch (VGH)
J9-GND:
Ground return connection for the internal high voltage switch (VGH)
J10-GND:
Test point for measuring input ground voltage—not intend for power
supply connection
J11-OUT3:
Output voltage of opamp 3. Half the voltage of Vs is generated in this
EVM.
J12-POUT:
Output voltage of the positive charge pump—internally connected to the
high voltage switch Q4
J13-GND:
Ground return of POUT
JP1-EN:
When EN pin is connected to VIN, the IC is enabled. When EN is
connected to GND, the IC is disabled. The EN pin must be connected to
either VIN or GND, and not left floating.
JP2-HVS:
When the HVS pin is connected to VIN, high-voltage stress test is
enabled (Vs goes high, and VGH goes to a fixed 30 V). When the HVS
pin is connected to GND, the high-voltage stress test is disabled.
JP3-CTRL:
When the CTRL pin is connected to VIN, internal MOSFET Q4 between
POUT and VGH is on, and Q5 between VGH and DRN is off. When the
CTRL pin is connected GND, it is the opposite; Q4 is off and Q5 is on.
The user can do Gate-voltage shaping by applying a pulsed waveform to
the CTRL pin.
JP4-DRN:
Connect the discharge resistor for Gate-voltage shaping to this pin. If not
used, connect to GND.
JP5-POS3 and GND:
Non-inverting input of opamp 3 and GND. Half the voltage of Vs is applied
at POS3 in this EVM. If opamp 3 is not used, connect POS3 to GND.
JP6-POS2 and GND:
Non-inverting input of opamp 2 and GND. If opamp 2 is not used, connect
POS2 to GND.
JP7-NEG2 and OUT2:
Inverting input and the output voltage of opamp 2. If opamp 2 is not used,
connect OUT2 to NEG2.
JP8-NEG1 and OUT1:
Inverting input and the output voltage of opamp 1. If opamp 1 is not used,
connect OUT1 to NEG1.
JP9-POS1 and GND:
Non-inverting input of the opamp 1 and GND. If opamp 1 is not used,
connect POS1 to GND.
SLVU203 – March 2007
TPS65165EVM-233
3