Texas Instruments DAC8164EVM Evaluation Module DAC8164EVM DAC8164EVM Data Sheet

Product codes
DAC8164EVM
Page of 19
1.2.2
Reference Voltage
1.3
EVM Basic Functions
www.ti.com
EVM Overview
The DAC8164/65 is equipped with a +2.5-V internal reference that is enabled by default. The +2.5-V
internal reference can be measured from its V
REF
H pin, which can be used to source other devices that
requires +2.5-V reference. Because the DAC8164/65’s internal reference is enabled by default, care must
be taken to ensure that the JMP8 is open and JMP9 is shorted between pins 1 and 2. Otherwise,
inaccurate performance or damage to the part can result. Provided that the external voltage that is applied
to the V
REF
H pin does not exceed the applied voltage in the V
DD
pin, and it does not exceed 100 mA of
sourcing current, the DAC8164/65 should not be damaged. It is not recommended to leave the external
voltage applied on the V
REF
H pin if the internal reference is not disabled. The external reference source
must be disconnected immediately and the EVM power must be recycled to ensure the correct
performance of the device.
The +5-V precision voltage reference is provided as an optional reference source to supply the external
voltage reference for the DAC through REF02, U3. This reference voltage is selectable via jumper, JMP8.
When shorting pins 1 and 2, the +5-V reference is selected, whereas shorting pins 2 and 3 selects user
preferred reference. The jumper, JMP9, must be shorted between pins 1 and 2 in order for the V
REF
L pin
of the DAC to be properly grounded.
The +5-V reference voltage goes through an adjustable 100-k
Ω
potentiometer, R15, in series with 20-k
Ω
R16, to allow the user to adjust the reference voltage to its desired settings. The voltage reference then is
buffered through U4A as seen by the device under test. The REF02 precision reference is powered by
V
CC
(+15 V) through J3A-1 terminal.
CAUTION
When applying an external voltage reference through TP2 or J4A-20, ensure
that it does not exceed the applied AVDD. Otherwise, this can permanently
damage the DAC8164/65, U1, device under test.
This EVM is designed primarily as a functional evaluation platform to test certain functional characteristics
of the DAC8164/65 digital-to-analog converter. Functional evaluation of the installed DAC device can be
accomplished with the use of any microprocessor, TI DSP, or a signal/waveform generator.
The headers J2A (top side) and J2B (bottom side) are pass-through connectors provided to allow the
control signals and data required to interface a host processor or waveform generator to the
DAC8164/65EVM using a custom-built cable.
An adapter interface board (5-6k adapter interface) is also available to fit and mate with TI’s C5000™ and
C6000™ DSP Starter Kit (DSK). This makes it unnecessary to build a custom cable. In addition, the
Precision Analog Application group of Texas Instruments has other interface boards that are designed to
connect to and interface with this EVM as well. For more details or information regarding the 5-6k adapter
interface board or the other interface platforms, call Texas Instruments or send an email to
dataconvapps@list.ti.com
.
The DAC outputs can be monitored through the selected pins of J4A header connector. The outputs can
be switched through each of their respective jumpers, JMP11, JMP12, JMP13, and JMP14 for the
stacking purposes. The stacking of multiple EVMs allows a total of eight (DAC8164/65) DAC channels to
be used provided that the frame synchronization signal, SYNC, is unique for each EVM board stacked.
The SYNC signal can be selected for each EVM board via jumper JMP18.
In addition, the option of selecting the DAC output to be fed to the noninverting side of the output
operational amplifier, U2, is also possible by using a jumper across the selected pins of J4A. The output
operational amplifier, U2, must be first configured correctly for the desired waveform characteristic (see
section 3 of this user’s guide manual).
A block diagram of the EVM is shown in
SLAU256 – August 2008
DAC8164/65 Evaluation Module
3