Microchip Technology AC244045 Data Sheet

Page of 448
 2010-2012 Microchip Technology Inc.
DS41440C-page 151
PIC16(L)F1825/1829
TABLE 16-1:
ADC CLOCK PERIOD (T
AD
) V
S
. DEVICE OPERATING FREQUENCIES 
FIGURE 16-2:
ANALOG-TO-DIGITAL CONVERSION T
AD
 CYCLES 
ADC Clock Period (T
AD
)
Device Frequency (F
OSC
)
ADC
Clock Source
ADCS<2:0>
32 MHz
20 MHz
16 MHz
8 MHz
4 MHz
1 MHz
Fosc/2
000
62.5ns
(2)
100 ns
(2)
125 ns
(2)
250 ns
(2)
500 ns
(2)
2.0 
s
Fosc/4
100
125 ns
(2)
200 ns
(2)
250 ns
(2)
500 ns
(2)
1.0 
s
4.0 
s
Fosc/8
001
0.5  
s
(2)
400 ns
(2)
0.5 
s
(2)
1.0 
s
2.0 
s
8.0 
s
(3)
Fosc/16
101
800 ns
800 ns
1.0 
s
2.0 
s
4.0 
s
16.0 
s
(3)
Fosc/32
010
1.0 
s
1.6 
s
2.0 
s
4.0 
s
8.0 
s
(3)
32.0 
s
(3)
Fosc/64
110
2.0 
s
3.2 
s
4.0 
s
8.0 
s
(3)
16.0 
s
(3)
64.0 
s
(3)
F
RC
x11
1.0-6.0 
s
(1,4)
1.0-6.0 
s
(1,4)
1.0-6.0 
s
(1,4)
1.0-6.0 
s
(1,4)
1.0-6.0 
s
(1,4)
1.0-6.0 
s
(1,4)
Legend:
Shaded cells are outside of recommended range.
Note 1:
The F
RC
 source has a typical T
AD
 time of 1.6 
s for V
DD
.
2:
These values violate the minimum required T
AD
 time.
3:
For faster conversion times, the selection of another clock source is recommended.
4:
The ADC clock period (T
AD
) and total ADC conversion time can be minimized when the ADC clock is derived from the 
system clock F
OSC
. However, the F
RC
 clock source must be used when conversions are to be performed with the 
device in Sleep mode.
T
AD
1 T
AD
2 T
AD
3 T
AD
4 T
AD
5 T
AD
6 T
AD
7 T
AD
8
T
AD
11
Set GO bit 
Holding capacitor is disconnected from analog input (typically 100 ns) 
T
AD
9 T
AD
10
T
CY
 - T
AD
ADRESH:ADRESL is loaded, GO bit is cleared, 
ADIF bit is set, holding capacitor is connected to analog input. 
Conversion starts 
b0
b9
b6
b5
b4
b3
b2
b1
b8
b7
On the following cycle: