Intel E3845 FH8065301487715 Data Sheet

Product codes
FH8065301487715
Page of 5308
Intel
®
 Atom™ Processor E3800 Product Family
3156
Datasheet
22.3.4
CLLATHEADERBISTR (CLLATHEADERBIST)—Offset Ch
PCI Cache Line Size, Latancy Timer, Header Type and BIST register. Register acces 
control: FW=RO PMC=RW Host=RW
Access Method
Default: 00000000h
22.3.5
SAP Agent Memory BAR (SAPAGENTBAR)—Offset 10h
Memory Bar of the SAP Agent. Request to this BAR will be directed to the SAP. Register 
acces control: FW=RO PMC=RW Host=RW
Access Method
31
28
24
20
16
12
8
4
0
0 0 0 1 0 0 0 0 1 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
CL
ASS_C
O
D
E
S
RID
Bit 
Range
Default & 
Access
Field Name (ID): Description
31:8
108000h
RO
CLASS_RESERVED (CLASS_CODES): 
PCI Class Code
7:0
X
RO
RID: 
PCI Revision ID
Type: 
PCI Configuration Register
(Size: 32 bits)
Offset: 
31
28
24
20
16
12
8
4
0
0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
R
ese
rv
ed
_31_2
4
R
ese
rv
ed
_23_1
6
R
es
er
ve
d
_15_
8
CA
CH
ELI
N
E
_
S
IZE
Bit 
Range
Default & 
Access
Field Name (ID): Description
31:24
X
NA
RESERVED (Reserved_31_24): 
RESERVED BITS
23:16
X
NA
RESERVED (Reserved_23_16): 
RESERVED BITS
15:8
X
NA
RESERVED (Reserved_15_8): 
RESERVED BITS
7:0
X
RO
CACHELINE_SIZE: 
CACHELINE_SIZE