Microchip Technology IC MCU FLASH 4K PIC16LF88-I/P DIP-18 MCP PIC16LF88-I/P Hoja De Datos

Los códigos de productos
PIC16LF88-I/P
Descargar
Página de 8
© 2008 Microchip Technology Inc.
DS80365A-page 1
PIC16F87/88
Clarifications/Corrections to the Data 
Sheet:
In the Device Data Sheet (DS30487C), the following
clarifications and corrections should be noted. Any sili-
con issues related to the PIC16F87/88 will be reported
in a separate silicon errata. Please check the Microchip
web site for any existing issues.
1. Module: Oscillator Configurations 
(INTRC and INTOSC)
Summary of Changes
• INTOSC Clock Source
- The Least Significant bit of the OSCTUNE 
register – TUN0 (OSCTUNE<0>) – is not 
implemented.
- As a result, incrementing or decrementing 
the OSCTUNE register will not have the 
expected, single-step change on the 
INTOSC frequency.
- When the INTOSC clock source is started, 
the IOFS bit (OSCCON <2>) is clear, but it 
becomes set in approximately 100
μs.
- The INTOSC clock frequency is stable 
when the IOFS bit is set.
• INTRC Clock Source
- This 31 kHz, internal RC oscillator source 
is a separate, fixed frequency. It is not 
tunable.
These changes result in nine changes, detailed in
the clarification:
1. Page 38, Section 4.5.2 – Deletion and
modification of some text
2. Page 38, Register 4-1 – Modified some text
3. Page 41, Section 4.6.4 – Deleted and modified
text
4. Page 41, Section 4.6.5 – Deleted and modified
text
5. Page 42, Table 4-3 – Deleted and modified text
6. Page 43, Section 4.7.1 – Modified some text
7. Page 49, Table 4-4 – Note 1 revised
Change 1. Section 4.5.2
The second paragraph of Section 4.5.2
“OSCTUNE Register”
 is changed as shown.
When the OSCTUNE register is modified, the INTOSC
frequency will begin shifting to the new frequency. The
INTOSC clock will stabilize within 100
μs. Code execu-
tion continues during this shift. There is no indication
that the shift has occurred. 
PIC16F87/88 Data Sheet Errata