Microchip Technology MA330031-2 Hoja De Datos

Descargar
Página de 530
dsPIC33EPXXXGP50X, dsPIC33EPXXXMC20X/50X AND PIC24EPXXXGP/MC20X
DS70000657H-page 370
 2011-2013 Microchip Technology Inc.
REGISTER 25-6:
CMxFLTR: COMPARATOR x FILTER CONTROL REGISTER
U-0
U-0
U-0
U-0
U-0
U-0
U-0
U-0
bit 15
bit 8
U-0
R/W-0
R/W-0
R/W-0
R/W-0
R/W-0
R/W-0
R/W-0
CFSEL2
CFSEL1
CFSEL0
CFLTREN
CFDIV2
CFDIV1
CFDIV0
bit 7
bit 0
Legend:
R = Readable bit
W = Writable bit
U = Unimplemented bit, read as ‘0’
-n = Value at POR
‘1’ = Bit is set
‘0’ = Bit is cleared
x = Bit is unknown
bit 15-7
Unimplemented: 
Read as ‘0’
bit 6-4
CFSEL<2:0>:
 Comparator Filter Input Clock Select bits
111
 = T5CLK
(
)
110
 = T4CLK
(
)
101
 = T3CLK
(
)
100
 = T2CLK
(
)
011
 = Reserved
010
 = SYNCO1
001
 = F
OSC(
)
000
 = F
P(
bit 3
CFLTREN:
 Comparator Filter Enable bit
1
 = Digital filter is enabled
0
 = Digital filter is disabled
bit 2-0
CFDIV<2:0>:
 Comparator Filter Clock Divide Select bits
111
 = Clock Divide 1:128
110
 = Clock Divide 1:64
101
 = Clock Divide 1:32
100
 = Clock Divide 1:16
011
 = Clock Divide 1:8
010
 = Clock Divide 1:4
001
 = Clock Divide 1:2
000
 = Clock Divide 1:1
Note 1:
See the Type C Timer Block Diagram (
2:
See the Type B Timer Block Diagram (
3:
See the High-Speed PWMx Module Register Interconnection Diagram (
4:
See the Oscillator System Diagram (