Intel ULV 733/733J LE80536UC0052M Hoja De Datos

Los códigos de productos
LE80536UC0052M
Descargar
Página de 75
68 
Intel
®
 Pentium
®
 M Processor Datasheet 
Package Mechanical Specifications and Pin Information
TRDY#
Input
TRDY# (Target Ready) is asserted by the target to indicate that it is ready to 
receive a write or implicit writeback data transfer. TRDY# must connect the 
appropriate pins of both system bus agents.
TRST#
Input
TRST# (Test Reset) resets the Test Access Port (TAP) logic. TRST# must be 
driven low during power on Reset. Please refer to the ITP700 Debug Port 
Design Guide
 and the platform design guides for termination requirements and 
implementation details.
V
CC
Input
Processor core power supply.
V
CCA
[3:0]
Input
V
CCA
 provides isolated power for the internal processor core PLL’s. Refer to the 
platform design guides for complete implementation details. 
V
CCP
Input
Processor I/O Power Supply.
V
CC
Q
[1:0]
Input
Quiet power supply for on die COMP circuitry. These pins should be connected 
to V
CCP
 
on the motherboard. However, these connections should enable addition 
of decoupling on the V
CC
lines if necessary. 
V
CCSENSE
Output
V
CCSENSE
 is an isolated low impedance connection to processor core power 
(V
CC
). It can be used to sense or measure power near the silicon with little noise. 
Please refer to the platform design guides for termination recommendations and 
more details.
VID[5:0]
Output
VID[5:0] (Voltage ID) pins are used to support automatic selection of power 
supply voltages (Vcc). Unlike some previous generations of processors, these 
are CMOS signals that are driven by the Intel Pentium M processor. The voltage 
supply for these pins must be valid before the VR can supply Vcc to the 
processor. Conversely, the VR output must be disabled until the voltage supply 
for the VID pins becomes valid. The VID pins are needed to support the 
processor voltage specification variations. See 
 for definitions of these 
pins. The VR must supply the voltage that is requested by the pins, or disable 
itself.
V
SSSENSE
Output
V
SSSENSE
 is an isolated low impedance connection to processor core V
SS
. It can 
be used to sense or measure ground near the silicon with little noise. Please 
refer to the platform design guides for termination recommendations and more 
details.
Table 22.  Signal Description  (Sheet 7 of 7)
Name
Type
Description