National Instruments Welding System 321645c-01 Manual De Usuario

Descargar
Página de 554
Chapter 2
Function Reference — ICTR_Setup
NI-DAQ FRM for PC Compatibles
2-252
©
 National Instruments Corporation
Figure 2-32.  Mode 0 Timing Diagram
In mode 1, the output goes low on the count following the rising edge of the gate input and 
goes high on terminal count. The value of the counter before the rising edge of the gate input 
is undefined, Figure 2-33 shows the mode 1 timing diagram.
Figure 2-33.  Mode 1 Timing Diagram
In mode 2, the output goes low for one period of the clock input. count indicates the period 
from one output pulse to the next. Figure 2-34 shows the mode 2 timing diagram.
Figure 2-34.  Mode 2 Timing Diagram
Clock
WR
Gate
Output
6
5
4
3
2
1
0
(n = 6)
A
B
A + B = n
Clock
Gate
Output
n = 4
4
3
2
1
0
WR
Clock
Output
Gate
4
2
3
1
0 (4)
3
2
1
n = 4
0 (4)