Fujitsu mb91192 Manual De Usuario

Descargar
Página de 348
207
PWMx0 to 2 Data Register (PWMDxx) 
Figure 11.2-2  PWMx0 to 2 Data Register (PWMDxx)
[bit11 to 4]:D11 to 4 
It is duty control bit. 
[bit3 to 0]:D3 to 0 
It is added pulse control bit.
Use the half-word access command to write to this register.
(Byte access command cannot be write.) 
7 6 5 4 3 2 1 0 
---- XXXX
B
Initial value
bit
W
W
W
W
D11
D10
D8
D9
Access
7 6 5 4 3 2 1 0 
XXXX XXXX
B
Initial value
bit
W
W
W
W
W
W
W
W
D0
D1
D6
D7
D4
D5
D2
D3
Access
Control duty of basic frequency.
Control position of added pulse.