Epson S1D13708 Manuel D’Utilisation

Page de 574
Epson Research and Development
Page 49
Vancouver Design Center
Hardware Functional Specification
S1D13708
Issue Date: 02/03/07 
X39A-A-001-02
1.
t15 is the delay from when data is placed on the bus until the data is latched into the write buffer.
Note
Minimum one software WAIT state is required.
Table 6-7: Hitachi SH-4 Interface Timing 
Symbol
Parameter
Min
Max
Unit
f
CKIO
Clock frequency
66
MHz
T
CKIO
Clock period
1/f
CKIO
ns
t3
A[16:0], M/R#, RD/WR# setup to CKIO
1
ns
t4
A[16:0], M/R#, RD/WR# hold from CSn#
0
ns
t5
BS# setup
1
ns
t6
BS# hold
5
ns
t7
CSn# setup
1
ns
t8
CSn# high setup to CKIO
2
ns
t9a
RDY asserted for MCLK = BCLK (max. MCLK = 50MHz)
7
T
CKIO
t9b
RDY asserted for MCLK = BCLK 
÷ 
2
14
T
CKIO
t9c
RDY asserted for MCLK = BCLK 
÷ 
3
16
T
CKIO
t9d
RDY asserted for MCLK = BCLK 
÷ 
4
23
T
CKIO
t10
Falling edge RD# to D[15:0] driven (read cycle)
4
9
ns
t11
Falling edge CSn# to RDY# driven high
4
9
ns
t12
CKIO to RDY# low
5
14
ns
t13
CSn# high to RDY# high
5
12
ns
t14
Falling edge CKIO to RDY# high impedance
4
10
ns
t15
D[15:0] setup to 2
nd
 CKIO after BS# (write cycle) (see note 1)
0
ns
t16
D[15:0] hold (write cycle)
0
ns
t17
RDY# falling edge to D[15:0] valid (read cycle)
2
ns
t18
Rising edge RD# to D[15:0] high impedance (read cycle)
3
9
ns