Motorola TMS320C6711D Manuel D’Utilisation

Page de 107
        
SPRS292A − OCTOBER 2005 − REVISED NOVEMBER 2005
2
POST OFFICE BOX 1443 
 HOUSTON, TEXAS 77251−1443
Table of Contents 
EMIF big endian mode correctness
. . . . . . . . . . . . . . . . 
bootmode
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 
reset
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 
absolute maximum ratings over operating case
temperature range
. . . . . . . . . . . . . . . . . . . . . . . . . . 
recommended operating conditions
. . . . . . . . . . . . . . . . 
electrical characteristics over recommended ranges of
supply voltage and operating case temperature
parameter measurement information
. . . . . . . . . . . . . . . 
   signal transition levels
. . . . . . . . . . . . . . . . . . . . . . . . . . 
   timing parameters and board routing analysis
. . . . . . 
input and output clocks
. . . . . . . . . . . . . . . . . . . . . . . . . . . 
asynchronous memory timing
. . . . . . . . . . . . . . . . . . . . . 
synchronous-burst memory timing
. . . . . . . . . . . . . . . . . 
synchronous DRAM timing
. . . . . . . . . . . . . . . . . . . . . . . . 
HOLD/HOLDA timing
. . . . . . . . . . . . . . . . . . . . . . . . . . . . 
BUSREQ timing
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 
reset timing
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 
external interrupt timing
. . . . . . . . . . . . . . . . . . . . . . . . . . 
host-port interface timing
. . . . . . . . . . . . . . . . . . . . . . . . . 
multichannel buffered serial port timing
. . . . . . . . . . . . . 
timer timing
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 
general-purpose input/output (GPIO) port timing
. . . . 
JTAG test-port timing
. . . . . . . . . . . . . . . . . . . . . . . . . . . 
mechanical data
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 
revision history
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 
GDP and ZDP BGA packages (bottom view)
. . . . . . . . . . . . 
description
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 
device characteristics
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 
device compatibility
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 
functional block and CPU (DSP core) diagram
. . . . . . . . . . . 
CPU (DSP core) description
. . . . . . . . . . . . . . . . . . . . . . . . . . 
memory map summary
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 
peripheral register descriptions
. . . . . . . . . . . . . . . . . . . . . . . 
signal groups description
. . . . . . . . . . . . . . . . . . . . . . . . . . . . 
device configurations
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 
terminal functions
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 
development support
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 
device support
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 
CPU CSR register description
. . . . . . . . . . . . . . . . . . . . . . . . 
cache configuration (CCFG) register description
. . . . . . . . 
interrupt sources and interrupt selector
. . . . . . . . . . . . . . . . 
EDMA module and EDMA selector
. . . . . . . . . . . . . . . . . . . . 
PLL and PLL controller
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 
general-purpose input/output (GPIO)
. . . . . . . . . . . . . . . . . . 
power-down mode logic
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 
power-supply sequencing
. . . . . . . . . . . . . . . . . . . . . . . . . . . . 
power-supply decoupling
. . . . . . . . . . . . . . . . . . . . . . . . . . . . 
IEEE 1149.1 JTAG compatibility statement
. . . . . . . . . . . . . 
EMIF device speed
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .